reset-uniphier.c 15 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524
  1. // SPDX-License-Identifier: GPL-2.0-or-later
  2. /*
  3. * Copyright (C) 2016 Socionext Inc.
  4. * Author: Masahiro Yamada <[email protected]>
  5. */
  6. #include <linux/mfd/syscon.h>
  7. #include <linux/module.h>
  8. #include <linux/of.h>
  9. #include <linux/of_device.h>
  10. #include <linux/platform_device.h>
  11. #include <linux/regmap.h>
  12. #include <linux/reset-controller.h>
  13. struct uniphier_reset_data {
  14. unsigned int id;
  15. unsigned int reg;
  16. unsigned int bit;
  17. unsigned int flags;
  18. #define UNIPHIER_RESET_ACTIVE_LOW BIT(0)
  19. };
  20. #define UNIPHIER_RESET_ID_END ((unsigned int)(-1))
  21. #define UNIPHIER_RESET_END \
  22. { .id = UNIPHIER_RESET_ID_END }
  23. #define UNIPHIER_RESET(_id, _reg, _bit) \
  24. { \
  25. .id = (_id), \
  26. .reg = (_reg), \
  27. .bit = (_bit), \
  28. }
  29. #define UNIPHIER_RESETX(_id, _reg, _bit) \
  30. { \
  31. .id = (_id), \
  32. .reg = (_reg), \
  33. .bit = (_bit), \
  34. .flags = UNIPHIER_RESET_ACTIVE_LOW, \
  35. }
  36. /* System reset data */
  37. static const struct uniphier_reset_data uniphier_ld4_sys_reset_data[] = {
  38. UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
  39. UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (Ether, HSC, MIO) */
  40. UNIPHIER_RESET_END,
  41. };
  42. static const struct uniphier_reset_data uniphier_pro4_sys_reset_data[] = {
  43. UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
  44. UNIPHIER_RESETX(6, 0x2000, 12), /* Ether */
  45. UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, MIO, RLE) */
  46. UNIPHIER_RESETX(12, 0x2000, 6), /* GIO (Ether, SATA, USB3) */
  47. UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
  48. UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
  49. UNIPHIER_RESETX(28, 0x2000, 18), /* SATA0 */
  50. UNIPHIER_RESETX(29, 0x2004, 18), /* SATA1 */
  51. UNIPHIER_RESETX(30, 0x2000, 19), /* SATA-PHY */
  52. UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
  53. UNIPHIER_RESET_END,
  54. };
  55. static const struct uniphier_reset_data uniphier_pro5_sys_reset_data[] = {
  56. UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
  57. UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC) */
  58. UNIPHIER_RESETX(12, 0x2000, 6), /* GIO (PCIe, USB3) */
  59. UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
  60. UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
  61. UNIPHIER_RESETX(24, 0x2008, 2), /* PCIe */
  62. UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
  63. UNIPHIER_RESET_END,
  64. };
  65. static const struct uniphier_reset_data uniphier_pxs2_sys_reset_data[] = {
  66. UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
  67. UNIPHIER_RESETX(6, 0x2000, 12), /* Ether */
  68. UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, RLE) */
  69. UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
  70. UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
  71. UNIPHIER_RESETX(16, 0x2014, 4), /* USB30-PHY0 */
  72. UNIPHIER_RESETX(17, 0x2014, 0), /* USB30-PHY1 */
  73. UNIPHIER_RESETX(18, 0x2014, 2), /* USB30-PHY2 */
  74. UNIPHIER_RESETX(20, 0x2014, 5), /* USB31-PHY0 */
  75. UNIPHIER_RESETX(21, 0x2014, 1), /* USB31-PHY1 */
  76. UNIPHIER_RESETX(28, 0x2014, 12), /* SATA */
  77. UNIPHIER_RESET(30, 0x2014, 8), /* SATA-PHY (active high) */
  78. UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
  79. UNIPHIER_RESET_END,
  80. };
  81. static const struct uniphier_reset_data uniphier_ld11_sys_reset_data[] = {
  82. UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
  83. UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
  84. UNIPHIER_RESETX(6, 0x200c, 6), /* Ether */
  85. UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC, MIO) */
  86. UNIPHIER_RESETX(9, 0x200c, 9), /* HSC */
  87. UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */
  88. UNIPHIER_RESETX(41, 0x2008, 1), /* EVEA */
  89. UNIPHIER_RESETX(42, 0x2010, 2), /* EXIV */
  90. UNIPHIER_RESET_END,
  91. };
  92. static const struct uniphier_reset_data uniphier_ld20_sys_reset_data[] = {
  93. UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
  94. UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
  95. UNIPHIER_RESETX(6, 0x200c, 6), /* Ether */
  96. UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC) */
  97. UNIPHIER_RESETX(9, 0x200c, 9), /* HSC */
  98. UNIPHIER_RESETX(14, 0x200c, 5), /* USB30 */
  99. UNIPHIER_RESETX(16, 0x200c, 12), /* USB30-PHY0 */
  100. UNIPHIER_RESETX(17, 0x200c, 13), /* USB30-PHY1 */
  101. UNIPHIER_RESETX(18, 0x200c, 14), /* USB30-PHY2 */
  102. UNIPHIER_RESETX(19, 0x200c, 15), /* USB30-PHY3 */
  103. UNIPHIER_RESETX(24, 0x200c, 4), /* PCIe */
  104. UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */
  105. UNIPHIER_RESETX(41, 0x2008, 1), /* EVEA */
  106. UNIPHIER_RESETX(42, 0x2010, 2), /* EXIV */
  107. UNIPHIER_RESET_END,
  108. };
  109. static const struct uniphier_reset_data uniphier_pxs3_sys_reset_data[] = {
  110. UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
  111. UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
  112. UNIPHIER_RESETX(6, 0x200c, 9), /* Ether0 */
  113. UNIPHIER_RESETX(7, 0x200c, 10), /* Ether1 */
  114. UNIPHIER_RESETX(8, 0x200c, 12), /* STDMAC */
  115. UNIPHIER_RESETX(12, 0x200c, 4), /* USB30 link */
  116. UNIPHIER_RESETX(13, 0x200c, 5), /* USB31 link */
  117. UNIPHIER_RESETX(16, 0x200c, 16), /* USB30-PHY0 */
  118. UNIPHIER_RESETX(17, 0x200c, 18), /* USB30-PHY1 */
  119. UNIPHIER_RESETX(18, 0x200c, 20), /* USB30-PHY2 */
  120. UNIPHIER_RESETX(20, 0x200c, 17), /* USB31-PHY0 */
  121. UNIPHIER_RESETX(21, 0x200c, 19), /* USB31-PHY1 */
  122. UNIPHIER_RESETX(24, 0x200c, 3), /* PCIe */
  123. UNIPHIER_RESETX(28, 0x200c, 7), /* SATA0 */
  124. UNIPHIER_RESETX(29, 0x200c, 8), /* SATA1 */
  125. UNIPHIER_RESETX(30, 0x200c, 21), /* SATA-PHY */
  126. UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */
  127. UNIPHIER_RESETX(42, 0x2010, 2), /* EXIV */
  128. UNIPHIER_RESET_END,
  129. };
  130. static const struct uniphier_reset_data uniphier_nx1_sys_reset_data[] = {
  131. UNIPHIER_RESETX(4, 0x2008, 8), /* eMMC */
  132. UNIPHIER_RESETX(6, 0x200c, 0), /* Ether */
  133. UNIPHIER_RESETX(12, 0x200c, 16), /* USB30 link */
  134. UNIPHIER_RESETX(16, 0x200c, 24), /* USB30-PHY0 */
  135. UNIPHIER_RESETX(17, 0x200c, 25), /* USB30-PHY1 */
  136. UNIPHIER_RESETX(18, 0x200c, 26), /* USB30-PHY2 */
  137. UNIPHIER_RESETX(24, 0x200c, 8), /* PCIe */
  138. UNIPHIER_RESETX(52, 0x2010, 0), /* VOC */
  139. UNIPHIER_RESETX(58, 0x2010, 8), /* HDMI-Tx */
  140. UNIPHIER_RESET_END,
  141. };
  142. /* Media I/O reset data */
  143. #define UNIPHIER_MIO_RESET_SD(id, ch) \
  144. UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 0)
  145. #define UNIPHIER_MIO_RESET_SD_BRIDGE(id, ch) \
  146. UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 26)
  147. #define UNIPHIER_MIO_RESET_EMMC_HW_RESET(id, ch) \
  148. UNIPHIER_RESETX((id), 0x80 + 0x200 * (ch), 0)
  149. #define UNIPHIER_MIO_RESET_USB2(id, ch) \
  150. UNIPHIER_RESETX((id), 0x114 + 0x200 * (ch), 0)
  151. #define UNIPHIER_MIO_RESET_USB2_BRIDGE(id, ch) \
  152. UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 24)
  153. #define UNIPHIER_MIO_RESET_DMAC(id) \
  154. UNIPHIER_RESETX((id), 0x110, 17)
  155. static const struct uniphier_reset_data uniphier_ld4_mio_reset_data[] = {
  156. UNIPHIER_MIO_RESET_SD(0, 0),
  157. UNIPHIER_MIO_RESET_SD(1, 1),
  158. UNIPHIER_MIO_RESET_SD(2, 2),
  159. UNIPHIER_MIO_RESET_SD_BRIDGE(3, 0),
  160. UNIPHIER_MIO_RESET_SD_BRIDGE(4, 1),
  161. UNIPHIER_MIO_RESET_SD_BRIDGE(5, 2),
  162. UNIPHIER_MIO_RESET_EMMC_HW_RESET(6, 1),
  163. UNIPHIER_MIO_RESET_DMAC(7),
  164. UNIPHIER_MIO_RESET_USB2(8, 0),
  165. UNIPHIER_MIO_RESET_USB2(9, 1),
  166. UNIPHIER_MIO_RESET_USB2(10, 2),
  167. UNIPHIER_MIO_RESET_USB2_BRIDGE(12, 0),
  168. UNIPHIER_MIO_RESET_USB2_BRIDGE(13, 1),
  169. UNIPHIER_MIO_RESET_USB2_BRIDGE(14, 2),
  170. UNIPHIER_RESET_END,
  171. };
  172. static const struct uniphier_reset_data uniphier_pro5_sd_reset_data[] = {
  173. UNIPHIER_MIO_RESET_SD(0, 0),
  174. UNIPHIER_MIO_RESET_SD(1, 1),
  175. UNIPHIER_MIO_RESET_EMMC_HW_RESET(6, 1),
  176. UNIPHIER_RESET_END,
  177. };
  178. /* Peripheral reset data */
  179. #define UNIPHIER_PERI_RESET_UART(id, ch) \
  180. UNIPHIER_RESETX((id), 0x114, 19 + (ch))
  181. #define UNIPHIER_PERI_RESET_I2C(id, ch) \
  182. UNIPHIER_RESETX((id), 0x114, 5 + (ch))
  183. #define UNIPHIER_PERI_RESET_FI2C(id, ch) \
  184. UNIPHIER_RESETX((id), 0x114, 24 + (ch))
  185. #define UNIPHIER_PERI_RESET_SCSSI(id, ch) \
  186. UNIPHIER_RESETX((id), 0x110, 17 + (ch))
  187. #define UNIPHIER_PERI_RESET_MCSSI(id) \
  188. UNIPHIER_RESETX((id), 0x114, 14)
  189. static const struct uniphier_reset_data uniphier_ld4_peri_reset_data[] = {
  190. UNIPHIER_PERI_RESET_UART(0, 0),
  191. UNIPHIER_PERI_RESET_UART(1, 1),
  192. UNIPHIER_PERI_RESET_UART(2, 2),
  193. UNIPHIER_PERI_RESET_UART(3, 3),
  194. UNIPHIER_PERI_RESET_I2C(4, 0),
  195. UNIPHIER_PERI_RESET_I2C(5, 1),
  196. UNIPHIER_PERI_RESET_I2C(6, 2),
  197. UNIPHIER_PERI_RESET_I2C(7, 3),
  198. UNIPHIER_PERI_RESET_I2C(8, 4),
  199. UNIPHIER_PERI_RESET_SCSSI(11, 0),
  200. UNIPHIER_RESET_END,
  201. };
  202. static const struct uniphier_reset_data uniphier_pro4_peri_reset_data[] = {
  203. UNIPHIER_PERI_RESET_UART(0, 0),
  204. UNIPHIER_PERI_RESET_UART(1, 1),
  205. UNIPHIER_PERI_RESET_UART(2, 2),
  206. UNIPHIER_PERI_RESET_UART(3, 3),
  207. UNIPHIER_PERI_RESET_FI2C(4, 0),
  208. UNIPHIER_PERI_RESET_FI2C(5, 1),
  209. UNIPHIER_PERI_RESET_FI2C(6, 2),
  210. UNIPHIER_PERI_RESET_FI2C(7, 3),
  211. UNIPHIER_PERI_RESET_FI2C(8, 4),
  212. UNIPHIER_PERI_RESET_FI2C(9, 5),
  213. UNIPHIER_PERI_RESET_FI2C(10, 6),
  214. UNIPHIER_PERI_RESET_SCSSI(11, 0),
  215. UNIPHIER_PERI_RESET_SCSSI(12, 1),
  216. UNIPHIER_PERI_RESET_SCSSI(13, 2),
  217. UNIPHIER_PERI_RESET_SCSSI(14, 3),
  218. UNIPHIER_PERI_RESET_MCSSI(15),
  219. UNIPHIER_RESET_END,
  220. };
  221. /* Analog signal amplifiers reset data */
  222. static const struct uniphier_reset_data uniphier_ld11_adamv_reset_data[] = {
  223. UNIPHIER_RESETX(0, 0x10, 6), /* EVEA */
  224. UNIPHIER_RESET_END,
  225. };
  226. /* core implementaton */
  227. struct uniphier_reset_priv {
  228. struct reset_controller_dev rcdev;
  229. struct device *dev;
  230. struct regmap *regmap;
  231. const struct uniphier_reset_data *data;
  232. };
  233. #define to_uniphier_reset_priv(_rcdev) \
  234. container_of(_rcdev, struct uniphier_reset_priv, rcdev)
  235. static int uniphier_reset_update(struct reset_controller_dev *rcdev,
  236. unsigned long id, int assert)
  237. {
  238. struct uniphier_reset_priv *priv = to_uniphier_reset_priv(rcdev);
  239. const struct uniphier_reset_data *p;
  240. for (p = priv->data; p->id != UNIPHIER_RESET_ID_END; p++) {
  241. unsigned int mask, val;
  242. if (p->id != id)
  243. continue;
  244. mask = BIT(p->bit);
  245. if (assert)
  246. val = mask;
  247. else
  248. val = ~mask;
  249. if (p->flags & UNIPHIER_RESET_ACTIVE_LOW)
  250. val = ~val;
  251. return regmap_write_bits(priv->regmap, p->reg, mask, val);
  252. }
  253. dev_err(priv->dev, "reset_id=%lu was not handled\n", id);
  254. return -EINVAL;
  255. }
  256. static int uniphier_reset_assert(struct reset_controller_dev *rcdev,
  257. unsigned long id)
  258. {
  259. return uniphier_reset_update(rcdev, id, 1);
  260. }
  261. static int uniphier_reset_deassert(struct reset_controller_dev *rcdev,
  262. unsigned long id)
  263. {
  264. return uniphier_reset_update(rcdev, id, 0);
  265. }
  266. static int uniphier_reset_status(struct reset_controller_dev *rcdev,
  267. unsigned long id)
  268. {
  269. struct uniphier_reset_priv *priv = to_uniphier_reset_priv(rcdev);
  270. const struct uniphier_reset_data *p;
  271. for (p = priv->data; p->id != UNIPHIER_RESET_ID_END; p++) {
  272. unsigned int val;
  273. int ret, asserted;
  274. if (p->id != id)
  275. continue;
  276. ret = regmap_read(priv->regmap, p->reg, &val);
  277. if (ret)
  278. return ret;
  279. asserted = !!(val & BIT(p->bit));
  280. if (p->flags & UNIPHIER_RESET_ACTIVE_LOW)
  281. asserted = !asserted;
  282. return asserted;
  283. }
  284. dev_err(priv->dev, "reset_id=%lu was not found\n", id);
  285. return -EINVAL;
  286. }
  287. static const struct reset_control_ops uniphier_reset_ops = {
  288. .assert = uniphier_reset_assert,
  289. .deassert = uniphier_reset_deassert,
  290. .status = uniphier_reset_status,
  291. };
  292. static int uniphier_reset_probe(struct platform_device *pdev)
  293. {
  294. struct device *dev = &pdev->dev;
  295. struct uniphier_reset_priv *priv;
  296. const struct uniphier_reset_data *p, *data;
  297. struct regmap *regmap;
  298. struct device_node *parent;
  299. unsigned int nr_resets = 0;
  300. data = of_device_get_match_data(dev);
  301. if (WARN_ON(!data))
  302. return -EINVAL;
  303. parent = of_get_parent(dev->of_node); /* parent should be syscon node */
  304. regmap = syscon_node_to_regmap(parent);
  305. of_node_put(parent);
  306. if (IS_ERR(regmap)) {
  307. dev_err(dev, "failed to get regmap (error %ld)\n",
  308. PTR_ERR(regmap));
  309. return PTR_ERR(regmap);
  310. }
  311. priv = devm_kzalloc(dev, sizeof(*priv), GFP_KERNEL);
  312. if (!priv)
  313. return -ENOMEM;
  314. for (p = data; p->id != UNIPHIER_RESET_ID_END; p++)
  315. nr_resets = max(nr_resets, p->id + 1);
  316. priv->rcdev.ops = &uniphier_reset_ops;
  317. priv->rcdev.owner = dev->driver->owner;
  318. priv->rcdev.of_node = dev->of_node;
  319. priv->rcdev.nr_resets = nr_resets;
  320. priv->dev = dev;
  321. priv->regmap = regmap;
  322. priv->data = data;
  323. return devm_reset_controller_register(&pdev->dev, &priv->rcdev);
  324. }
  325. static const struct of_device_id uniphier_reset_match[] = {
  326. /* System reset */
  327. {
  328. .compatible = "socionext,uniphier-ld4-reset",
  329. .data = uniphier_ld4_sys_reset_data,
  330. },
  331. {
  332. .compatible = "socionext,uniphier-pro4-reset",
  333. .data = uniphier_pro4_sys_reset_data,
  334. },
  335. {
  336. .compatible = "socionext,uniphier-sld8-reset",
  337. .data = uniphier_ld4_sys_reset_data,
  338. },
  339. {
  340. .compatible = "socionext,uniphier-pro5-reset",
  341. .data = uniphier_pro5_sys_reset_data,
  342. },
  343. {
  344. .compatible = "socionext,uniphier-pxs2-reset",
  345. .data = uniphier_pxs2_sys_reset_data,
  346. },
  347. {
  348. .compatible = "socionext,uniphier-ld11-reset",
  349. .data = uniphier_ld11_sys_reset_data,
  350. },
  351. {
  352. .compatible = "socionext,uniphier-ld20-reset",
  353. .data = uniphier_ld20_sys_reset_data,
  354. },
  355. {
  356. .compatible = "socionext,uniphier-pxs3-reset",
  357. .data = uniphier_pxs3_sys_reset_data,
  358. },
  359. {
  360. .compatible = "socionext,uniphier-nx1-reset",
  361. .data = uniphier_nx1_sys_reset_data,
  362. },
  363. /* Media I/O reset, SD reset */
  364. {
  365. .compatible = "socionext,uniphier-ld4-mio-reset",
  366. .data = uniphier_ld4_mio_reset_data,
  367. },
  368. {
  369. .compatible = "socionext,uniphier-pro4-mio-reset",
  370. .data = uniphier_ld4_mio_reset_data,
  371. },
  372. {
  373. .compatible = "socionext,uniphier-sld8-mio-reset",
  374. .data = uniphier_ld4_mio_reset_data,
  375. },
  376. {
  377. .compatible = "socionext,uniphier-pro5-sd-reset",
  378. .data = uniphier_pro5_sd_reset_data,
  379. },
  380. {
  381. .compatible = "socionext,uniphier-pxs2-sd-reset",
  382. .data = uniphier_pro5_sd_reset_data,
  383. },
  384. {
  385. .compatible = "socionext,uniphier-ld11-mio-reset",
  386. .data = uniphier_ld4_mio_reset_data,
  387. },
  388. {
  389. .compatible = "socionext,uniphier-ld11-sd-reset",
  390. .data = uniphier_pro5_sd_reset_data,
  391. },
  392. {
  393. .compatible = "socionext,uniphier-ld20-sd-reset",
  394. .data = uniphier_pro5_sd_reset_data,
  395. },
  396. {
  397. .compatible = "socionext,uniphier-pxs3-sd-reset",
  398. .data = uniphier_pro5_sd_reset_data,
  399. },
  400. {
  401. .compatible = "socionext,uniphier-nx1-sd-reset",
  402. .data = uniphier_pro5_sd_reset_data,
  403. },
  404. /* Peripheral reset */
  405. {
  406. .compatible = "socionext,uniphier-ld4-peri-reset",
  407. .data = uniphier_ld4_peri_reset_data,
  408. },
  409. {
  410. .compatible = "socionext,uniphier-pro4-peri-reset",
  411. .data = uniphier_pro4_peri_reset_data,
  412. },
  413. {
  414. .compatible = "socionext,uniphier-sld8-peri-reset",
  415. .data = uniphier_ld4_peri_reset_data,
  416. },
  417. {
  418. .compatible = "socionext,uniphier-pro5-peri-reset",
  419. .data = uniphier_pro4_peri_reset_data,
  420. },
  421. {
  422. .compatible = "socionext,uniphier-pxs2-peri-reset",
  423. .data = uniphier_pro4_peri_reset_data,
  424. },
  425. {
  426. .compatible = "socionext,uniphier-ld11-peri-reset",
  427. .data = uniphier_pro4_peri_reset_data,
  428. },
  429. {
  430. .compatible = "socionext,uniphier-ld20-peri-reset",
  431. .data = uniphier_pro4_peri_reset_data,
  432. },
  433. {
  434. .compatible = "socionext,uniphier-pxs3-peri-reset",
  435. .data = uniphier_pro4_peri_reset_data,
  436. },
  437. {
  438. .compatible = "socionext,uniphier-nx1-peri-reset",
  439. .data = uniphier_pro4_peri_reset_data,
  440. },
  441. /* Analog signal amplifiers reset */
  442. {
  443. .compatible = "socionext,uniphier-ld11-adamv-reset",
  444. .data = uniphier_ld11_adamv_reset_data,
  445. },
  446. {
  447. .compatible = "socionext,uniphier-ld20-adamv-reset",
  448. .data = uniphier_ld11_adamv_reset_data,
  449. },
  450. { /* sentinel */ }
  451. };
  452. MODULE_DEVICE_TABLE(of, uniphier_reset_match);
  453. static struct platform_driver uniphier_reset_driver = {
  454. .probe = uniphier_reset_probe,
  455. .driver = {
  456. .name = "uniphier-reset",
  457. .of_match_table = uniphier_reset_match,
  458. },
  459. };
  460. module_platform_driver(uniphier_reset_driver);
  461. MODULE_AUTHOR("Masahiro Yamada <[email protected]>");
  462. MODULE_DESCRIPTION("UniPhier Reset Controller Driver");
  463. MODULE_LICENSE("GPL");