pinctrl-mt7620.c 12 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392
  1. // SPDX-License-Identifier: GPL-2.0-only
  2. #include <asm/mach-ralink/ralink_regs.h>
  3. #include <asm/mach-ralink/mt7620.h>
  4. #include <linux/module.h>
  5. #include <linux/platform_device.h>
  6. #include <linux/of.h>
  7. #include "pinctrl-ralink.h"
  8. #define MT7620_GPIO_MODE_UART0_SHIFT 2
  9. #define MT7620_GPIO_MODE_UART0_MASK 0x7
  10. #define MT7620_GPIO_MODE_UART0(x) ((x) << MT7620_GPIO_MODE_UART0_SHIFT)
  11. #define MT7620_GPIO_MODE_UARTF 0x0
  12. #define MT7620_GPIO_MODE_PCM_UARTF 0x1
  13. #define MT7620_GPIO_MODE_PCM_I2S 0x2
  14. #define MT7620_GPIO_MODE_I2S_UARTF 0x3
  15. #define MT7620_GPIO_MODE_PCM_GPIO 0x4
  16. #define MT7620_GPIO_MODE_GPIO_UARTF 0x5
  17. #define MT7620_GPIO_MODE_GPIO_I2S 0x6
  18. #define MT7620_GPIO_MODE_GPIO 0x7
  19. #define MT7620_GPIO_MODE_NAND 0
  20. #define MT7620_GPIO_MODE_SD 1
  21. #define MT7620_GPIO_MODE_ND_SD_GPIO 2
  22. #define MT7620_GPIO_MODE_ND_SD_MASK 0x3
  23. #define MT7620_GPIO_MODE_ND_SD_SHIFT 18
  24. #define MT7620_GPIO_MODE_PCIE_RST 0
  25. #define MT7620_GPIO_MODE_PCIE_REF 1
  26. #define MT7620_GPIO_MODE_PCIE_GPIO 2
  27. #define MT7620_GPIO_MODE_PCIE_MASK 0x3
  28. #define MT7620_GPIO_MODE_PCIE_SHIFT 16
  29. #define MT7620_GPIO_MODE_WDT_RST 0
  30. #define MT7620_GPIO_MODE_WDT_REF 1
  31. #define MT7620_GPIO_MODE_WDT_GPIO 2
  32. #define MT7620_GPIO_MODE_WDT_MASK 0x3
  33. #define MT7620_GPIO_MODE_WDT_SHIFT 21
  34. #define MT7620_GPIO_MODE_MDIO 0
  35. #define MT7620_GPIO_MODE_MDIO_REFCLK 1
  36. #define MT7620_GPIO_MODE_MDIO_GPIO 2
  37. #define MT7620_GPIO_MODE_MDIO_MASK 0x3
  38. #define MT7620_GPIO_MODE_MDIO_SHIFT 7
  39. #define MT7620_GPIO_MODE_I2C 0
  40. #define MT7620_GPIO_MODE_UART1 5
  41. #define MT7620_GPIO_MODE_RGMII1 9
  42. #define MT7620_GPIO_MODE_RGMII2 10
  43. #define MT7620_GPIO_MODE_SPI 11
  44. #define MT7620_GPIO_MODE_SPI_REF_CLK 12
  45. #define MT7620_GPIO_MODE_WLED 13
  46. #define MT7620_GPIO_MODE_JTAG 15
  47. #define MT7620_GPIO_MODE_EPHY 15
  48. #define MT7620_GPIO_MODE_PA 20
  49. static struct ralink_pmx_func i2c_func[] = { FUNC("i2c", 0, 1, 2) };
  50. static struct ralink_pmx_func spi_func[] = { FUNC("spi", 0, 3, 4) };
  51. static struct ralink_pmx_func uartlite_func[] = { FUNC("uartlite", 0, 15, 2) };
  52. static struct ralink_pmx_func mdio_func[] = {
  53. FUNC("mdio", MT7620_GPIO_MODE_MDIO, 22, 2),
  54. FUNC("refclk", MT7620_GPIO_MODE_MDIO_REFCLK, 22, 2),
  55. };
  56. static struct ralink_pmx_func rgmii1_func[] = { FUNC("rgmii1", 0, 24, 12) };
  57. static struct ralink_pmx_func refclk_func[] = { FUNC("spi refclk", 0, 37, 3) };
  58. static struct ralink_pmx_func ephy_func[] = { FUNC("ephy", 0, 40, 5) };
  59. static struct ralink_pmx_func rgmii2_func[] = { FUNC("rgmii2", 0, 60, 12) };
  60. static struct ralink_pmx_func wled_func[] = { FUNC("wled", 0, 72, 1) };
  61. static struct ralink_pmx_func pa_func[] = { FUNC("pa", 0, 18, 4) };
  62. static struct ralink_pmx_func uartf_func[] = {
  63. FUNC("uartf", MT7620_GPIO_MODE_UARTF, 7, 8),
  64. FUNC("pcm uartf", MT7620_GPIO_MODE_PCM_UARTF, 7, 8),
  65. FUNC("pcm i2s", MT7620_GPIO_MODE_PCM_I2S, 7, 8),
  66. FUNC("i2s uartf", MT7620_GPIO_MODE_I2S_UARTF, 7, 8),
  67. FUNC("pcm gpio", MT7620_GPIO_MODE_PCM_GPIO, 11, 4),
  68. FUNC("gpio uartf", MT7620_GPIO_MODE_GPIO_UARTF, 7, 4),
  69. FUNC("gpio i2s", MT7620_GPIO_MODE_GPIO_I2S, 7, 4),
  70. };
  71. static struct ralink_pmx_func wdt_func[] = {
  72. FUNC("wdt rst", 0, 17, 1),
  73. FUNC("wdt refclk", 0, 17, 1),
  74. };
  75. static struct ralink_pmx_func pcie_rst_func[] = {
  76. FUNC("pcie rst", MT7620_GPIO_MODE_PCIE_RST, 36, 1),
  77. FUNC("pcie refclk", MT7620_GPIO_MODE_PCIE_REF, 36, 1)
  78. };
  79. static struct ralink_pmx_func nd_sd_func[] = {
  80. FUNC("nand", MT7620_GPIO_MODE_NAND, 45, 15),
  81. FUNC("sd", MT7620_GPIO_MODE_SD, 47, 13)
  82. };
  83. static struct ralink_pmx_group mt7620a_pinmux_data[] = {
  84. GRP("i2c", i2c_func, 1, MT7620_GPIO_MODE_I2C),
  85. GRP("uartf", uartf_func, MT7620_GPIO_MODE_UART0_MASK,
  86. MT7620_GPIO_MODE_UART0_SHIFT),
  87. GRP("spi", spi_func, 1, MT7620_GPIO_MODE_SPI),
  88. GRP("uartlite", uartlite_func, 1, MT7620_GPIO_MODE_UART1),
  89. GRP_G("wdt", wdt_func, MT7620_GPIO_MODE_WDT_MASK,
  90. MT7620_GPIO_MODE_WDT_GPIO, MT7620_GPIO_MODE_WDT_SHIFT),
  91. GRP_G("mdio", mdio_func, MT7620_GPIO_MODE_MDIO_MASK,
  92. MT7620_GPIO_MODE_MDIO_GPIO, MT7620_GPIO_MODE_MDIO_SHIFT),
  93. GRP("rgmii1", rgmii1_func, 1, MT7620_GPIO_MODE_RGMII1),
  94. GRP("spi refclk", refclk_func, 1, MT7620_GPIO_MODE_SPI_REF_CLK),
  95. GRP_G("pcie", pcie_rst_func, MT7620_GPIO_MODE_PCIE_MASK,
  96. MT7620_GPIO_MODE_PCIE_GPIO, MT7620_GPIO_MODE_PCIE_SHIFT),
  97. GRP_G("nd_sd", nd_sd_func, MT7620_GPIO_MODE_ND_SD_MASK,
  98. MT7620_GPIO_MODE_ND_SD_GPIO, MT7620_GPIO_MODE_ND_SD_SHIFT),
  99. GRP("rgmii2", rgmii2_func, 1, MT7620_GPIO_MODE_RGMII2),
  100. GRP("wled", wled_func, 1, MT7620_GPIO_MODE_WLED),
  101. GRP("ephy", ephy_func, 1, MT7620_GPIO_MODE_EPHY),
  102. GRP("pa", pa_func, 1, MT7620_GPIO_MODE_PA),
  103. { 0 }
  104. };
  105. static struct ralink_pmx_func pwm1_func_mt76x8[] = {
  106. FUNC("sdxc d6", 3, 19, 1),
  107. FUNC("utif", 2, 19, 1),
  108. FUNC("gpio", 1, 19, 1),
  109. FUNC("pwm1", 0, 19, 1),
  110. };
  111. static struct ralink_pmx_func pwm0_func_mt76x8[] = {
  112. FUNC("sdxc d7", 3, 18, 1),
  113. FUNC("utif", 2, 18, 1),
  114. FUNC("gpio", 1, 18, 1),
  115. FUNC("pwm0", 0, 18, 1),
  116. };
  117. static struct ralink_pmx_func uart2_func_mt76x8[] = {
  118. FUNC("sdxc d5 d4", 3, 20, 2),
  119. FUNC("pwm", 2, 20, 2),
  120. FUNC("gpio", 1, 20, 2),
  121. FUNC("uart2", 0, 20, 2),
  122. };
  123. static struct ralink_pmx_func uart1_func_mt76x8[] = {
  124. FUNC("sw_r", 3, 45, 2),
  125. FUNC("pwm", 2, 45, 2),
  126. FUNC("gpio", 1, 45, 2),
  127. FUNC("uart1", 0, 45, 2),
  128. };
  129. static struct ralink_pmx_func i2c_func_mt76x8[] = {
  130. FUNC("-", 3, 4, 2),
  131. FUNC("debug", 2, 4, 2),
  132. FUNC("gpio", 1, 4, 2),
  133. FUNC("i2c", 0, 4, 2),
  134. };
  135. static struct ralink_pmx_func refclk_func_mt76x8[] = { FUNC("refclk", 0, 37, 1) };
  136. static struct ralink_pmx_func perst_func_mt76x8[] = { FUNC("perst", 0, 36, 1) };
  137. static struct ralink_pmx_func wdt_func_mt76x8[] = { FUNC("wdt", 0, 38, 1) };
  138. static struct ralink_pmx_func spi_func_mt76x8[] = { FUNC("spi", 0, 7, 4) };
  139. static struct ralink_pmx_func sd_mode_func_mt76x8[] = {
  140. FUNC("jtag", 3, 22, 8),
  141. FUNC("utif", 2, 22, 8),
  142. FUNC("gpio", 1, 22, 8),
  143. FUNC("sdxc", 0, 22, 8),
  144. };
  145. static struct ralink_pmx_func uart0_func_mt76x8[] = {
  146. FUNC("-", 3, 12, 2),
  147. FUNC("-", 2, 12, 2),
  148. FUNC("gpio", 1, 12, 2),
  149. FUNC("uart0", 0, 12, 2),
  150. };
  151. static struct ralink_pmx_func i2s_func_mt76x8[] = {
  152. FUNC("antenna", 3, 0, 4),
  153. FUNC("pcm", 2, 0, 4),
  154. FUNC("gpio", 1, 0, 4),
  155. FUNC("i2s", 0, 0, 4),
  156. };
  157. static struct ralink_pmx_func spi_cs1_func_mt76x8[] = {
  158. FUNC("-", 3, 6, 1),
  159. FUNC("refclk", 2, 6, 1),
  160. FUNC("gpio", 1, 6, 1),
  161. FUNC("spi cs1", 0, 6, 1),
  162. };
  163. static struct ralink_pmx_func spis_func_mt76x8[] = {
  164. FUNC("pwm_uart2", 3, 14, 4),
  165. FUNC("utif", 2, 14, 4),
  166. FUNC("gpio", 1, 14, 4),
  167. FUNC("spis", 0, 14, 4),
  168. };
  169. static struct ralink_pmx_func gpio_func_mt76x8[] = {
  170. FUNC("pcie", 3, 11, 1),
  171. FUNC("refclk", 2, 11, 1),
  172. FUNC("gpio", 1, 11, 1),
  173. FUNC("gpio", 0, 11, 1),
  174. };
  175. static struct ralink_pmx_func p4led_kn_func_mt76x8[] = {
  176. FUNC("jtag", 3, 30, 1),
  177. FUNC("utif", 2, 30, 1),
  178. FUNC("gpio", 1, 30, 1),
  179. FUNC("p4led_kn", 0, 30, 1),
  180. };
  181. static struct ralink_pmx_func p3led_kn_func_mt76x8[] = {
  182. FUNC("jtag", 3, 31, 1),
  183. FUNC("utif", 2, 31, 1),
  184. FUNC("gpio", 1, 31, 1),
  185. FUNC("p3led_kn", 0, 31, 1),
  186. };
  187. static struct ralink_pmx_func p2led_kn_func_mt76x8[] = {
  188. FUNC("jtag", 3, 32, 1),
  189. FUNC("utif", 2, 32, 1),
  190. FUNC("gpio", 1, 32, 1),
  191. FUNC("p2led_kn", 0, 32, 1),
  192. };
  193. static struct ralink_pmx_func p1led_kn_func_mt76x8[] = {
  194. FUNC("jtag", 3, 33, 1),
  195. FUNC("utif", 2, 33, 1),
  196. FUNC("gpio", 1, 33, 1),
  197. FUNC("p1led_kn", 0, 33, 1),
  198. };
  199. static struct ralink_pmx_func p0led_kn_func_mt76x8[] = {
  200. FUNC("jtag", 3, 34, 1),
  201. FUNC("rsvd", 2, 34, 1),
  202. FUNC("gpio", 1, 34, 1),
  203. FUNC("p0led_kn", 0, 34, 1),
  204. };
  205. static struct ralink_pmx_func wled_kn_func_mt76x8[] = {
  206. FUNC("rsvd", 3, 35, 1),
  207. FUNC("rsvd", 2, 35, 1),
  208. FUNC("gpio", 1, 35, 1),
  209. FUNC("wled_kn", 0, 35, 1),
  210. };
  211. static struct ralink_pmx_func p4led_an_func_mt76x8[] = {
  212. FUNC("jtag", 3, 39, 1),
  213. FUNC("utif", 2, 39, 1),
  214. FUNC("gpio", 1, 39, 1),
  215. FUNC("p4led_an", 0, 39, 1),
  216. };
  217. static struct ralink_pmx_func p3led_an_func_mt76x8[] = {
  218. FUNC("jtag", 3, 40, 1),
  219. FUNC("utif", 2, 40, 1),
  220. FUNC("gpio", 1, 40, 1),
  221. FUNC("p3led_an", 0, 40, 1),
  222. };
  223. static struct ralink_pmx_func p2led_an_func_mt76x8[] = {
  224. FUNC("jtag", 3, 41, 1),
  225. FUNC("utif", 2, 41, 1),
  226. FUNC("gpio", 1, 41, 1),
  227. FUNC("p2led_an", 0, 41, 1),
  228. };
  229. static struct ralink_pmx_func p1led_an_func_mt76x8[] = {
  230. FUNC("jtag", 3, 42, 1),
  231. FUNC("utif", 2, 42, 1),
  232. FUNC("gpio", 1, 42, 1),
  233. FUNC("p1led_an", 0, 42, 1),
  234. };
  235. static struct ralink_pmx_func p0led_an_func_mt76x8[] = {
  236. FUNC("jtag", 3, 43, 1),
  237. FUNC("rsvd", 2, 43, 1),
  238. FUNC("gpio", 1, 43, 1),
  239. FUNC("p0led_an", 0, 43, 1),
  240. };
  241. static struct ralink_pmx_func wled_an_func_mt76x8[] = {
  242. FUNC("rsvd", 3, 44, 1),
  243. FUNC("rsvd", 2, 44, 1),
  244. FUNC("gpio", 1, 44, 1),
  245. FUNC("wled_an", 0, 44, 1),
  246. };
  247. #define MT76X8_GPIO_MODE_MASK 0x3
  248. #define MT76X8_GPIO_MODE_P4LED_KN 58
  249. #define MT76X8_GPIO_MODE_P3LED_KN 56
  250. #define MT76X8_GPIO_MODE_P2LED_KN 54
  251. #define MT76X8_GPIO_MODE_P1LED_KN 52
  252. #define MT76X8_GPIO_MODE_P0LED_KN 50
  253. #define MT76X8_GPIO_MODE_WLED_KN 48
  254. #define MT76X8_GPIO_MODE_P4LED_AN 42
  255. #define MT76X8_GPIO_MODE_P3LED_AN 40
  256. #define MT76X8_GPIO_MODE_P2LED_AN 38
  257. #define MT76X8_GPIO_MODE_P1LED_AN 36
  258. #define MT76X8_GPIO_MODE_P0LED_AN 34
  259. #define MT76X8_GPIO_MODE_WLED_AN 32
  260. #define MT76X8_GPIO_MODE_PWM1 30
  261. #define MT76X8_GPIO_MODE_PWM0 28
  262. #define MT76X8_GPIO_MODE_UART2 26
  263. #define MT76X8_GPIO_MODE_UART1 24
  264. #define MT76X8_GPIO_MODE_I2C 20
  265. #define MT76X8_GPIO_MODE_REFCLK 18
  266. #define MT76X8_GPIO_MODE_PERST 16
  267. #define MT76X8_GPIO_MODE_WDT 14
  268. #define MT76X8_GPIO_MODE_SPI 12
  269. #define MT76X8_GPIO_MODE_SDMODE 10
  270. #define MT76X8_GPIO_MODE_UART0 8
  271. #define MT76X8_GPIO_MODE_I2S 6
  272. #define MT76X8_GPIO_MODE_CS1 4
  273. #define MT76X8_GPIO_MODE_SPIS 2
  274. #define MT76X8_GPIO_MODE_GPIO 0
  275. static struct ralink_pmx_group mt76x8_pinmux_data[] = {
  276. GRP_G("pwm1", pwm1_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  277. 1, MT76X8_GPIO_MODE_PWM1),
  278. GRP_G("pwm0", pwm0_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  279. 1, MT76X8_GPIO_MODE_PWM0),
  280. GRP_G("uart2", uart2_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  281. 1, MT76X8_GPIO_MODE_UART2),
  282. GRP_G("uart1", uart1_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  283. 1, MT76X8_GPIO_MODE_UART1),
  284. GRP_G("i2c", i2c_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  285. 1, MT76X8_GPIO_MODE_I2C),
  286. GRP("refclk", refclk_func_mt76x8, 1, MT76X8_GPIO_MODE_REFCLK),
  287. GRP("perst", perst_func_mt76x8, 1, MT76X8_GPIO_MODE_PERST),
  288. GRP("wdt", wdt_func_mt76x8, 1, MT76X8_GPIO_MODE_WDT),
  289. GRP("spi", spi_func_mt76x8, 1, MT76X8_GPIO_MODE_SPI),
  290. GRP_G("sdmode", sd_mode_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  291. 1, MT76X8_GPIO_MODE_SDMODE),
  292. GRP_G("uart0", uart0_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  293. 1, MT76X8_GPIO_MODE_UART0),
  294. GRP_G("i2s", i2s_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  295. 1, MT76X8_GPIO_MODE_I2S),
  296. GRP_G("spi cs1", spi_cs1_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  297. 1, MT76X8_GPIO_MODE_CS1),
  298. GRP_G("spis", spis_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  299. 1, MT76X8_GPIO_MODE_SPIS),
  300. GRP_G("gpio", gpio_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  301. 1, MT76X8_GPIO_MODE_GPIO),
  302. GRP_G("wled_an", wled_an_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  303. 1, MT76X8_GPIO_MODE_WLED_AN),
  304. GRP_G("p0led_an", p0led_an_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  305. 1, MT76X8_GPIO_MODE_P0LED_AN),
  306. GRP_G("p1led_an", p1led_an_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  307. 1, MT76X8_GPIO_MODE_P1LED_AN),
  308. GRP_G("p2led_an", p2led_an_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  309. 1, MT76X8_GPIO_MODE_P2LED_AN),
  310. GRP_G("p3led_an", p3led_an_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  311. 1, MT76X8_GPIO_MODE_P3LED_AN),
  312. GRP_G("p4led_an", p4led_an_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  313. 1, MT76X8_GPIO_MODE_P4LED_AN),
  314. GRP_G("wled_kn", wled_kn_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  315. 1, MT76X8_GPIO_MODE_WLED_KN),
  316. GRP_G("p0led_kn", p0led_kn_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  317. 1, MT76X8_GPIO_MODE_P0LED_KN),
  318. GRP_G("p1led_kn", p1led_kn_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  319. 1, MT76X8_GPIO_MODE_P1LED_KN),
  320. GRP_G("p2led_kn", p2led_kn_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  321. 1, MT76X8_GPIO_MODE_P2LED_KN),
  322. GRP_G("p3led_kn", p3led_kn_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  323. 1, MT76X8_GPIO_MODE_P3LED_KN),
  324. GRP_G("p4led_kn", p4led_kn_func_mt76x8, MT76X8_GPIO_MODE_MASK,
  325. 1, MT76X8_GPIO_MODE_P4LED_KN),
  326. { 0 }
  327. };
  328. static int mt7620_pinctrl_probe(struct platform_device *pdev)
  329. {
  330. if (is_mt76x8())
  331. return ralink_pinctrl_init(pdev, mt76x8_pinmux_data);
  332. else
  333. return ralink_pinctrl_init(pdev, mt7620a_pinmux_data);
  334. }
  335. static const struct of_device_id mt7620_pinctrl_match[] = {
  336. { .compatible = "ralink,mt7620-pinctrl" },
  337. { .compatible = "ralink,rt2880-pinmux" },
  338. {}
  339. };
  340. MODULE_DEVICE_TABLE(of, mt7620_pinctrl_match);
  341. static struct platform_driver mt7620_pinctrl_driver = {
  342. .probe = mt7620_pinctrl_probe,
  343. .driver = {
  344. .name = "mt7620-pinctrl",
  345. .of_match_table = mt7620_pinctrl_match,
  346. },
  347. };
  348. static int __init mt7620_pinctrl_init(void)
  349. {
  350. return platform_driver_register(&mt7620_pinctrl_driver);
  351. }
  352. core_initcall_sync(mt7620_pinctrl_init);