imx8qxp-colibri.dtsi 18 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598
  1. // SPDX-License-Identifier: GPL-2.0+ OR MIT
  2. /*
  3. * Copyright 2019 Toradex
  4. */
  5. #include "imx8qxp.dtsi"
  6. / {
  7. model = "Toradex Colibri iMX8QXP/DX Module";
  8. compatible = "toradex,colibri-imx8x", "fsl,imx8qxp";
  9. chosen {
  10. stdout-path = &lpuart3;
  11. };
  12. reg_module_3v3: regulator-module-3v3 {
  13. compatible = "regulator-fixed";
  14. regulator-name = "+V3.3";
  15. regulator-min-microvolt = <3300000>;
  16. regulator-max-microvolt = <3300000>;
  17. };
  18. };
  19. /* On-module I2C */
  20. &i2c0 {
  21. #address-cells = <1>;
  22. #size-cells = <0>;
  23. clock-frequency = <100000>;
  24. pinctrl-names = "default";
  25. pinctrl-0 = <&pinctrl_i2c0>, <&pinctrl_sgtl5000_usb_clk>;
  26. status = "okay";
  27. /* Touch controller */
  28. touchscreen@2c {
  29. compatible = "adi,ad7879-1";
  30. pinctrl-names = "default";
  31. pinctrl-0 = <&pinctrl_ad7879_int>;
  32. reg = <0x2c>;
  33. interrupt-parent = <&lsio_gpio3>;
  34. interrupts = <5 IRQ_TYPE_EDGE_FALLING>;
  35. touchscreen-max-pressure = <4096>;
  36. adi,resistance-plate-x = <120>;
  37. adi,first-conversion-delay = /bits/ 8 <3>;
  38. adi,acquisition-time = /bits/ 8 <1>;
  39. adi,median-filter-size = /bits/ 8 <2>;
  40. adi,averaging = /bits/ 8 <1>;
  41. adi,conversion-interval = /bits/ 8 <255>;
  42. };
  43. };
  44. /* Colibri I2C */
  45. &i2c1 {
  46. #address-cells = <1>;
  47. #size-cells = <0>;
  48. clock-frequency = <100000>;
  49. pinctrl-names = "default";
  50. pinctrl-0 = <&pinctrl_i2c1>;
  51. };
  52. /* Colibri UART_B */
  53. &lpuart0 {
  54. pinctrl-names = "default";
  55. pinctrl-0 = <&pinctrl_lpuart0>;
  56. };
  57. /* Colibri UART_C */
  58. &lpuart2 {
  59. pinctrl-names = "default";
  60. pinctrl-0 = <&pinctrl_lpuart2>;
  61. };
  62. /* Colibri UART_A */
  63. &lpuart3 {
  64. pinctrl-names = "default";
  65. pinctrl-0 = <&pinctrl_lpuart3>, <&pinctrl_lpuart3_ctrl>;
  66. };
  67. /* Colibri FastEthernet */
  68. &fec1 {
  69. pinctrl-names = "default", "sleep";
  70. pinctrl-0 = <&pinctrl_fec1>;
  71. pinctrl-1 = <&pinctrl_fec1_sleep>;
  72. phy-mode = "rmii";
  73. phy-handle = <&ethphy0>;
  74. fsl,magic-packet;
  75. mdio {
  76. #address-cells = <1>;
  77. #size-cells = <0>;
  78. ethphy0: ethernet-phy@2 {
  79. compatible = "ethernet-phy-ieee802.3-c22";
  80. max-speed = <100>;
  81. reg = <2>;
  82. };
  83. };
  84. };
  85. /* On-module eMMC */
  86. &usdhc1 {
  87. bus-width = <8>;
  88. non-removable;
  89. no-sd;
  90. no-sdio;
  91. pinctrl-names = "default", "state_100mhz", "state_200mhz";
  92. pinctrl-0 = <&pinctrl_usdhc1>;
  93. pinctrl-1 = <&pinctrl_usdhc1_100mhz>;
  94. pinctrl-2 = <&pinctrl_usdhc1_200mhz>;
  95. status = "okay";
  96. };
  97. /* Colibri SD/MMC Card */
  98. &usdhc2 {
  99. bus-width = <4>;
  100. cd-gpios = <&lsio_gpio3 9 GPIO_ACTIVE_LOW>;
  101. vmmc-supply = <&reg_module_3v3>;
  102. pinctrl-names = "default", "state_100mhz", "state_200mhz", "sleep";
  103. pinctrl-0 = <&pinctrl_usdhc2>, <&pinctrl_usdhc2_gpio>;
  104. pinctrl-1 = <&pinctrl_usdhc2_100mhz>, <&pinctrl_usdhc2_gpio>;
  105. pinctrl-2 = <&pinctrl_usdhc2_200mhz>, <&pinctrl_usdhc2_gpio>;
  106. pinctrl-3 = <&pinctrl_usdhc2_sleep>, <&pinctrl_usdhc2_gpio_sleep>;
  107. disable-wp;
  108. };
  109. &iomuxc {
  110. pinctrl-names = "default";
  111. pinctrl-0 = <&pinctrl_ext_io0>, <&pinctrl_hog0>, <&pinctrl_hog1>;
  112. /* On-module touch pen-down interrupt */
  113. pinctrl_ad7879_int: ad7879intgrp {
  114. fsl,pins = <
  115. IMX8QXP_MIPI_CSI0_I2C0_SCL_LSIO_GPIO3_IO05 0x21
  116. >;
  117. };
  118. /* Colibri Analogue Inputs */
  119. pinctrl_adc0: adc0grp {
  120. fsl,pins = <
  121. IMX8QXP_ADC_IN0_ADMA_ADC_IN0 0x60 /* SODIMM 8 */
  122. IMX8QXP_ADC_IN1_ADMA_ADC_IN1 0x60 /* SODIMM 6 */
  123. IMX8QXP_ADC_IN4_ADMA_ADC_IN4 0x60 /* SODIMM 4 */
  124. IMX8QXP_ADC_IN5_ADMA_ADC_IN5 0x60 /* SODIMM 2 */
  125. >;
  126. };
  127. pinctrl_can_int: canintgrp {
  128. fsl,pins = <
  129. IMX8QXP_QSPI0A_DQS_LSIO_GPIO3_IO13 0x40 /* SODIMM 73 */
  130. >;
  131. };
  132. pinctrl_csi_ctl: csictlgrp {
  133. fsl,pins = <
  134. IMX8QXP_QSPI0A_SS0_B_LSIO_GPIO3_IO14 0x20 /* SODIMM 77 */
  135. IMX8QXP_QSPI0A_SS1_B_LSIO_GPIO3_IO15 0x20 /* SODIMM 89 */
  136. >;
  137. };
  138. pinctrl_ext_io0: extio0grp {
  139. fsl,pins = <
  140. IMX8QXP_ENET0_RGMII_RXD3_LSIO_GPIO5_IO08 0x06000040 /* SODIMM 135 */
  141. >;
  142. };
  143. /* Colibri Ethernet: On-module 100Mbps PHY Micrel KSZ8041 */
  144. pinctrl_fec1: fec1grp {
  145. fsl,pins = <
  146. IMX8QXP_ENET0_MDC_CONN_ENET0_MDC 0x06000020
  147. IMX8QXP_ENET0_MDIO_CONN_ENET0_MDIO 0x06000020
  148. IMX8QXP_ENET0_RGMII_TX_CTL_CONN_ENET0_RGMII_TX_CTL 0x61
  149. IMX8QXP_ENET0_RGMII_TXC_CONN_ENET0_RCLK50M_OUT 0x06000061
  150. IMX8QXP_ENET0_RGMII_TXD0_CONN_ENET0_RGMII_TXD0 0x61
  151. IMX8QXP_ENET0_RGMII_TXD1_CONN_ENET0_RGMII_TXD1 0x61
  152. IMX8QXP_ENET0_RGMII_RX_CTL_CONN_ENET0_RGMII_RX_CTL 0x61
  153. IMX8QXP_ENET0_RGMII_RXD0_CONN_ENET0_RGMII_RXD0 0x61
  154. IMX8QXP_ENET0_RGMII_RXD1_CONN_ENET0_RGMII_RXD1 0x61
  155. IMX8QXP_ENET0_RGMII_RXD2_CONN_ENET0_RMII_RX_ER 0x61
  156. >;
  157. };
  158. pinctrl_fec1_sleep: fec1slpgrp {
  159. fsl,pins = <
  160. IMX8QXP_ENET0_MDC_LSIO_GPIO5_IO11 0x06000041
  161. IMX8QXP_ENET0_MDIO_LSIO_GPIO5_IO10 0x06000041
  162. IMX8QXP_ENET0_RGMII_TX_CTL_LSIO_GPIO4_IO30 0x41
  163. IMX8QXP_ENET0_RGMII_TXC_LSIO_GPIO4_IO29 0x41
  164. IMX8QXP_ENET0_RGMII_TXD0_LSIO_GPIO4_IO31 0x41
  165. IMX8QXP_ENET0_RGMII_TXD1_LSIO_GPIO5_IO00 0x41
  166. IMX8QXP_ENET0_RGMII_RX_CTL_LSIO_GPIO5_IO04 0x41
  167. IMX8QXP_ENET0_RGMII_RXD0_LSIO_GPIO5_IO05 0x41
  168. IMX8QXP_ENET0_RGMII_RXD1_LSIO_GPIO5_IO06 0x41
  169. IMX8QXP_ENET0_RGMII_RXD2_LSIO_GPIO5_IO07 0x41
  170. >;
  171. };
  172. /* Colibri optional CAN on UART_B RTS/CTS */
  173. pinctrl_flexcan1: flexcan0grp {
  174. fsl,pins = <
  175. IMX8QXP_FLEXCAN0_TX_ADMA_FLEXCAN0_TX 0x21 /* SODIMM 32 */
  176. IMX8QXP_FLEXCAN0_RX_ADMA_FLEXCAN0_RX 0x21 /* SODIMM 34 */
  177. >;
  178. };
  179. /* Colibri optional CAN on PS2 */
  180. pinctrl_flexcan2: flexcan1grp {
  181. fsl,pins = <
  182. IMX8QXP_FLEXCAN1_TX_ADMA_FLEXCAN1_TX 0x21 /* SODIMM 55 */
  183. IMX8QXP_FLEXCAN1_RX_ADMA_FLEXCAN1_RX 0x21 /* SODIMM 63 */
  184. >;
  185. };
  186. /* Colibri optional CAN on UART_A TXD/RXD */
  187. pinctrl_flexcan3: flexcan2grp {
  188. fsl,pins = <
  189. IMX8QXP_FLEXCAN2_TX_ADMA_FLEXCAN2_TX 0x21 /* SODIMM 35 */
  190. IMX8QXP_FLEXCAN2_RX_ADMA_FLEXCAN2_RX 0x21 /* SODIMM 33 */
  191. >;
  192. };
  193. /* Colibri LCD Back-Light GPIO */
  194. pinctrl_gpio_bl_on: gpioblongrp {
  195. fsl,pins = <
  196. IMX8QXP_QSPI0A_DATA3_LSIO_GPIO3_IO12 0x60 /* SODIMM 71 */
  197. >;
  198. };
  199. pinctrl_gpiokeys: gpiokeysgrp {
  200. fsl,pins = <
  201. IMX8QXP_QSPI0A_DATA1_LSIO_GPIO3_IO10 0x06700041 /* SODIMM 45 */
  202. >;
  203. };
  204. pinctrl_hog0: hog0grp {
  205. fsl,pins = <
  206. IMX8QXP_ENET0_RGMII_TXD3_LSIO_GPIO5_IO02 0x06000020 /* SODIMM 65 */
  207. IMX8QXP_CSI_D07_CI_PI_D09 0x61 /* SODIMM 65 */
  208. IMX8QXP_QSPI0A_DATA2_LSIO_GPIO3_IO11 0x20 /* SODIMM 69 */
  209. IMX8QXP_SAI0_TXC_LSIO_GPIO0_IO26 0x20 /* SODIMM 79 */
  210. IMX8QXP_CSI_D02_CI_PI_D04 0x61 /* SODIMM 79 */
  211. IMX8QXP_ENET0_RGMII_RXC_LSIO_GPIO5_IO03 0x06000020 /* SODIMM 85 */
  212. IMX8QXP_CSI_D06_CI_PI_D08 0x61 /* SODIMM 85 */
  213. IMX8QXP_QSPI0B_SCLK_LSIO_GPIO3_IO17 0x20 /* SODIMM 95 */
  214. IMX8QXP_SAI0_RXD_LSIO_GPIO0_IO27 0x20 /* SODIMM 97 */
  215. IMX8QXP_CSI_D03_CI_PI_D05 0x61 /* SODIMM 97 */
  216. IMX8QXP_QSPI0B_DATA0_LSIO_GPIO3_IO18 0x20 /* SODIMM 99 */
  217. IMX8QXP_SAI0_TXFS_LSIO_GPIO0_IO28 0x20 /* SODIMM 101 */
  218. IMX8QXP_CSI_D00_CI_PI_D02 0x61 /* SODIMM 101 */
  219. IMX8QXP_SAI0_TXD_LSIO_GPIO0_IO25 0x20 /* SODIMM 103 */
  220. IMX8QXP_CSI_D01_CI_PI_D03 0x61 /* SODIMM 103 */
  221. IMX8QXP_QSPI0B_DATA1_LSIO_GPIO3_IO19 0x20 /* SODIMM 105 */
  222. IMX8QXP_QSPI0B_DATA2_LSIO_GPIO3_IO20 0x20 /* SODIMM 107 */
  223. IMX8QXP_USB_SS3_TC2_LSIO_GPIO4_IO05 0x20 /* SODIMM 127 */
  224. IMX8QXP_USB_SS3_TC3_LSIO_GPIO4_IO06 0x20 /* SODIMM 131 */
  225. IMX8QXP_USB_SS3_TC1_LSIO_GPIO4_IO04 0x20 /* SODIMM 133 */
  226. IMX8QXP_CSI_PCLK_LSIO_GPIO3_IO00 0x20 /* SODIMM 96 */
  227. IMX8QXP_QSPI0B_DATA3_LSIO_GPIO3_IO21 0x20 /* SODIMM 98 */
  228. IMX8QXP_SAI1_RXFS_LSIO_GPIO0_IO31 0x20 /* SODIMM 100 */
  229. IMX8QXP_QSPI0B_DQS_LSIO_GPIO3_IO22 0x20 /* SODIMM 102 */
  230. IMX8QXP_QSPI0B_SS0_B_LSIO_GPIO3_IO23 0x20 /* SODIMM 104 */
  231. IMX8QXP_QSPI0B_SS1_B_LSIO_GPIO3_IO24 0x20 /* SODIMM 106 */
  232. >;
  233. };
  234. pinctrl_hog1: hog1grp {
  235. fsl,pins = <
  236. IMX8QXP_CSI_MCLK_LSIO_GPIO3_IO01 0x20 /* SODIMM 75 */
  237. IMX8QXP_QSPI0A_SCLK_LSIO_GPIO3_IO16 0x20 /* SODIMM 93 */
  238. >;
  239. };
  240. /*
  241. * This pin is used in the SCFW as a UART. Using it from
  242. * Linux would require rewritting the SCFW board file.
  243. */
  244. pinctrl_hog_scfw: hogscfwgrp {
  245. fsl,pins = <
  246. IMX8QXP_SCU_GPIO0_00_LSIO_GPIO2_IO03 0x20 /* SODIMM 144 */
  247. >;
  248. };
  249. /* On Module I2C */
  250. pinctrl_i2c0: i2c0grp {
  251. fsl,pins = <
  252. IMX8QXP_MIPI_CSI0_GPIO0_00_ADMA_I2C0_SCL 0x06000021
  253. IMX8QXP_MIPI_CSI0_GPIO0_01_ADMA_I2C0_SDA 0x06000021
  254. >;
  255. };
  256. /* MIPI DSI I2C accessible on SODIMM (X1) and FFC (X2) */
  257. pinctrl_i2c0_mipi_lvds0: i2c0mipilvds0grp {
  258. fsl,pins = <
  259. IMX8QXP_MIPI_DSI0_I2C0_SCL_MIPI_DSI0_I2C0_SCL 0xc6000020 /* SODIMM 140 */
  260. IMX8QXP_MIPI_DSI0_I2C0_SDA_MIPI_DSI0_I2C0_SDA 0xc6000020 /* SODIMM 142 */
  261. >;
  262. };
  263. /* MIPI CSI I2C accessible on SODIMM (X1) and FFC (X3) */
  264. pinctrl_i2c0_mipi_lvds1: i2c0mipilvds1grp {
  265. fsl,pins = <
  266. IMX8QXP_MIPI_DSI1_I2C0_SCL_MIPI_DSI1_I2C0_SCL 0xc6000020 /* SODIMM 186 */
  267. IMX8QXP_MIPI_DSI1_I2C0_SDA_MIPI_DSI1_I2C0_SDA 0xc6000020 /* SODIMM 188 */
  268. >;
  269. };
  270. /* Colibri I2C */
  271. pinctrl_i2c1: i2c1grp {
  272. fsl,pins = <
  273. IMX8QXP_MIPI_DSI0_GPIO0_00_ADMA_I2C1_SCL 0x06000021 /* SODIMM 196 */
  274. IMX8QXP_MIPI_DSI0_GPIO0_01_ADMA_I2C1_SDA 0x06000021 /* SODIMM 194 */
  275. >;
  276. };
  277. /* Colibri Parallel RGB LCD Interface */
  278. pinctrl_lcdif: lcdifgrp {
  279. fsl,pins = <
  280. IMX8QXP_MCLK_OUT0_ADMA_LCDIF_CLK 0x60 /* SODIMM 56 */
  281. IMX8QXP_SPI3_CS0_ADMA_LCDIF_HSYNC 0x60 /* SODIMM 68 */
  282. IMX8QXP_MCLK_IN0_ADMA_LCDIF_VSYNC 0x60 /* SODIMM 82 */
  283. IMX8QXP_MCLK_IN1_ADMA_LCDIF_EN 0x60 /* SODIMM 44 */
  284. IMX8QXP_USDHC1_RESET_B_LSIO_GPIO4_IO19 0x60 /* SODIMM 44 */
  285. IMX8QXP_ESAI0_FSR_ADMA_LCDIF_D00 0x60 /* SODIMM 76 */
  286. IMX8QXP_USDHC1_WP_LSIO_GPIO4_IO21 0x60 /* SODIMM 76 */
  287. IMX8QXP_ESAI0_FST_ADMA_LCDIF_D01 0x60 /* SODIMM 70 */
  288. IMX8QXP_ESAI0_SCKR_ADMA_LCDIF_D02 0x60 /* SODIMM 60 */
  289. IMX8QXP_ESAI0_SCKT_ADMA_LCDIF_D03 0x60 /* SODIMM 58 */
  290. IMX8QXP_ESAI0_TX0_ADMA_LCDIF_D04 0x60 /* SODIMM 78 */
  291. IMX8QXP_ESAI0_TX1_ADMA_LCDIF_D05 0x60 /* SODIMM 72 */
  292. IMX8QXP_ESAI0_TX2_RX3_ADMA_LCDIF_D06 0x60 /* SODIMM 80 */
  293. IMX8QXP_ESAI0_TX3_RX2_ADMA_LCDIF_D07 0x60 /* SODIMM 46 */
  294. IMX8QXP_ESAI0_TX4_RX1_ADMA_LCDIF_D08 0x60 /* SODIMM 62 */
  295. IMX8QXP_ESAI0_TX5_RX0_ADMA_LCDIF_D09 0x60 /* SODIMM 48 */
  296. IMX8QXP_SPDIF0_RX_ADMA_LCDIF_D10 0x60 /* SODIMM 74 */
  297. IMX8QXP_SPDIF0_TX_ADMA_LCDIF_D11 0x60 /* SODIMM 50 */
  298. IMX8QXP_SPDIF0_EXT_CLK_ADMA_LCDIF_D12 0x60 /* SODIMM 52 */
  299. IMX8QXP_SPI3_SCK_ADMA_LCDIF_D13 0x60 /* SODIMM 54 */
  300. IMX8QXP_SPI3_SDO_ADMA_LCDIF_D14 0x60 /* SODIMM 66 */
  301. IMX8QXP_SPI3_SDI_ADMA_LCDIF_D15 0x60 /* SODIMM 64 */
  302. IMX8QXP_SPI3_CS1_ADMA_LCDIF_D16 0x60 /* SODIMM 57 */
  303. IMX8QXP_ENET0_RGMII_TXD2_LSIO_GPIO5_IO01 0x60 /* SODIMM 57 */
  304. IMX8QXP_UART1_CTS_B_ADMA_LCDIF_D17 0x60 /* SODIMM 61 */
  305. >;
  306. };
  307. /* Colibri SPI */
  308. pinctrl_lpspi2: lpspi2grp {
  309. fsl,pins = <
  310. IMX8QXP_SPI2_CS0_LSIO_GPIO1_IO00 0x21 /* SODIMM 86 */
  311. IMX8QXP_SPI2_SDO_ADMA_SPI2_SDO 0x06000040 /* SODIMM 92 */
  312. IMX8QXP_SPI2_SDI_ADMA_SPI2_SDI 0x06000040 /* SODIMM 90 */
  313. IMX8QXP_SPI2_SCK_ADMA_SPI2_SCK 0x06000040 /* SODIMM 88 */
  314. >;
  315. };
  316. /* Colibri UART_B */
  317. pinctrl_lpuart0: lpuart0grp {
  318. fsl,pins = <
  319. IMX8QXP_UART0_RX_ADMA_UART0_RX 0x06000020 /* SODIMM 36 */
  320. IMX8QXP_UART0_TX_ADMA_UART0_TX 0x06000020 /* SODIMM 38 */
  321. IMX8QXP_FLEXCAN0_RX_ADMA_UART0_RTS_B 0x06000020 /* SODIMM 34 */
  322. IMX8QXP_FLEXCAN0_TX_ADMA_UART0_CTS_B 0x06000020 /* SODIMM 32 */
  323. >;
  324. };
  325. /* Colibri UART_C */
  326. pinctrl_lpuart2: lpuart2grp {
  327. fsl,pins = <
  328. IMX8QXP_UART2_RX_ADMA_UART2_RX 0x06000020 /* SODIMM 19 */
  329. IMX8QXP_UART2_TX_ADMA_UART2_TX 0x06000020 /* SODIMM 21 */
  330. >;
  331. };
  332. /* Colibri UART_A */
  333. pinctrl_lpuart3: lpuart3grp {
  334. fsl,pins = <
  335. IMX8QXP_FLEXCAN2_RX_ADMA_UART3_RX 0x06000020 /* SODIMM 33 */
  336. IMX8QXP_FLEXCAN2_TX_ADMA_UART3_TX 0x06000020 /* SODIMM 35 */
  337. >;
  338. };
  339. /* Colibri UART_A Control */
  340. pinctrl_lpuart3_ctrl: lpuart3ctrlgrp {
  341. fsl,pins = <
  342. IMX8QXP_MIPI_DSI1_GPIO0_01_LSIO_GPIO2_IO00 0x20 /* SODIMM 23 */
  343. IMX8QXP_SAI1_RXD_LSIO_GPIO0_IO29 0x20 /* SODIMM 25 */
  344. IMX8QXP_SAI1_RXC_LSIO_GPIO0_IO30 0x20 /* SODIMM 27 */
  345. IMX8QXP_CSI_RESET_LSIO_GPIO3_IO03 0x20 /* SODIMM 29 */
  346. IMX8QXP_USDHC1_CD_B_LSIO_GPIO4_IO22 0x20 /* SODIMM 31 */
  347. IMX8QXP_CSI_EN_LSIO_GPIO3_IO02 0x20 /* SODIMM 37 */
  348. >;
  349. };
  350. /* On module wifi module */
  351. pinctrl_pcieb: pciebgrp {
  352. fsl,pins = <
  353. IMX8QXP_PCIE_CTRL0_CLKREQ_B_LSIO_GPIO4_IO01 0x04000061 /* SODIMM 178 */
  354. IMX8QXP_PCIE_CTRL0_WAKE_B_LSIO_GPIO4_IO02 0x04000061 /* SODIMM 94 */
  355. IMX8QXP_PCIE_CTRL0_PERST_B_LSIO_GPIO4_IO00 0x60 /* SODIMM 81 */
  356. >;
  357. };
  358. /* Colibri PWM_A */
  359. pinctrl_pwm_a: pwmagrp {
  360. /* both pins are connected together, reserve the unused CSI_D05 */
  361. fsl,pins = <
  362. IMX8QXP_CSI_D05_CI_PI_D07 0x61 /* SODIMM 59 */
  363. IMX8QXP_SPI0_CS1_ADMA_LCD_PWM0_OUT 0x60 /* SODIMM 59 */
  364. >;
  365. };
  366. /* Colibri PWM_B */
  367. pinctrl_pwm_b: pwmbgrp {
  368. fsl,pins = <
  369. IMX8QXP_UART1_TX_LSIO_PWM0_OUT 0x60 /* SODIMM 28 */
  370. >;
  371. };
  372. /* Colibri PWM_C */
  373. pinctrl_pwm_c: pwmcgrp {
  374. fsl,pins = <
  375. IMX8QXP_UART1_RX_LSIO_PWM1_OUT 0x60 /* SODIMM 30 */
  376. >;
  377. };
  378. /* Colibri PWM_D */
  379. pinctrl_pwm_d: pwmdgrp {
  380. /* both pins are connected together, reserve the unused CSI_D04 */
  381. fsl,pins = <
  382. IMX8QXP_CSI_D04_CI_PI_D06 0x61 /* SODIMM 67 */
  383. IMX8QXP_UART1_RTS_B_LSIO_PWM2_OUT 0x60 /* SODIMM 67 */
  384. >;
  385. };
  386. /* On-module I2S */
  387. pinctrl_sai0: sai0grp {
  388. fsl,pins = <
  389. IMX8QXP_SPI0_SDI_ADMA_SAI0_TXD 0x06000040
  390. IMX8QXP_SPI0_CS0_ADMA_SAI0_RXD 0x06000040
  391. IMX8QXP_SPI0_SCK_ADMA_SAI0_TXC 0x06000040
  392. IMX8QXP_SPI0_SDO_ADMA_SAI0_TXFS 0x06000040
  393. >;
  394. };
  395. /* Colibri Audio Analogue Microphone GND */
  396. pinctrl_sgtl5000: sgtl5000grp {
  397. fsl,pins = <
  398. /* MIC GND EN */
  399. IMX8QXP_MIPI_CSI0_I2C0_SDA_LSIO_GPIO3_IO06 0x41
  400. >;
  401. };
  402. /* On-module SGTL5000 clock */
  403. pinctrl_sgtl5000_usb_clk: sgtl5000usbclkgrp {
  404. fsl,pins = <
  405. IMX8QXP_ADC_IN3_ADMA_ACM_MCLK_OUT0 0x21
  406. >;
  407. };
  408. /* On-module USB interrupt */
  409. pinctrl_usb3503a: usb3503agrp {
  410. fsl,pins = <
  411. IMX8QXP_MIPI_CSI0_MCLK_OUT_LSIO_GPIO3_IO04 0x61
  412. >;
  413. };
  414. /* Colibri USB Client Cable Detect */
  415. pinctrl_usbc_det: usbcdetgrp {
  416. fsl,pins = <
  417. IMX8QXP_ENET0_REFCLK_125M_25M_LSIO_GPIO5_IO09 0x06000040 /* SODIMM 137 */
  418. >;
  419. };
  420. /* USB Host Power Enable */
  421. pinctrl_usbh1_reg: usbh1reggrp {
  422. fsl,pins = <
  423. IMX8QXP_USB_SS3_TC0_LSIO_GPIO4_IO03 0x06000040 /* SODIMM 129 */
  424. >;
  425. };
  426. /* On-module eMMC */
  427. pinctrl_usdhc1: usdhc1grp {
  428. fsl,pins = <
  429. IMX8QXP_EMMC0_CLK_CONN_EMMC0_CLK 0x06000041
  430. IMX8QXP_EMMC0_CMD_CONN_EMMC0_CMD 0x21
  431. IMX8QXP_EMMC0_DATA0_CONN_EMMC0_DATA0 0x21
  432. IMX8QXP_EMMC0_DATA1_CONN_EMMC0_DATA1 0x21
  433. IMX8QXP_EMMC0_DATA2_CONN_EMMC0_DATA2 0x21
  434. IMX8QXP_EMMC0_DATA3_CONN_EMMC0_DATA3 0x21
  435. IMX8QXP_EMMC0_DATA4_CONN_EMMC0_DATA4 0x21
  436. IMX8QXP_EMMC0_DATA5_CONN_EMMC0_DATA5 0x21
  437. IMX8QXP_EMMC0_DATA6_CONN_EMMC0_DATA6 0x21
  438. IMX8QXP_EMMC0_DATA7_CONN_EMMC0_DATA7 0x21
  439. IMX8QXP_EMMC0_STROBE_CONN_EMMC0_STROBE 0x41
  440. IMX8QXP_EMMC0_RESET_B_CONN_EMMC0_RESET_B 0x21
  441. >;
  442. };
  443. pinctrl_usdhc1_100mhz: usdhc1-100mhzgrp {
  444. fsl,pins = <
  445. IMX8QXP_EMMC0_CLK_CONN_EMMC0_CLK 0x06000041
  446. IMX8QXP_EMMC0_CMD_CONN_EMMC0_CMD 0x21
  447. IMX8QXP_EMMC0_DATA0_CONN_EMMC0_DATA0 0x21
  448. IMX8QXP_EMMC0_DATA1_CONN_EMMC0_DATA1 0x21
  449. IMX8QXP_EMMC0_DATA2_CONN_EMMC0_DATA2 0x21
  450. IMX8QXP_EMMC0_DATA3_CONN_EMMC0_DATA3 0x21
  451. IMX8QXP_EMMC0_DATA4_CONN_EMMC0_DATA4 0x21
  452. IMX8QXP_EMMC0_DATA5_CONN_EMMC0_DATA5 0x21
  453. IMX8QXP_EMMC0_DATA6_CONN_EMMC0_DATA6 0x21
  454. IMX8QXP_EMMC0_DATA7_CONN_EMMC0_DATA7 0x21
  455. IMX8QXP_EMMC0_STROBE_CONN_EMMC0_STROBE 0x41
  456. IMX8QXP_EMMC0_RESET_B_CONN_EMMC0_RESET_B 0x21
  457. >;
  458. };
  459. pinctrl_usdhc1_200mhz: usdhc1-200mhzgrp {
  460. fsl,pins = <
  461. IMX8QXP_EMMC0_CLK_CONN_EMMC0_CLK 0x06000041
  462. IMX8QXP_EMMC0_CMD_CONN_EMMC0_CMD 0x21
  463. IMX8QXP_EMMC0_DATA0_CONN_EMMC0_DATA0 0x21
  464. IMX8QXP_EMMC0_DATA1_CONN_EMMC0_DATA1 0x21
  465. IMX8QXP_EMMC0_DATA2_CONN_EMMC0_DATA2 0x21
  466. IMX8QXP_EMMC0_DATA3_CONN_EMMC0_DATA3 0x21
  467. IMX8QXP_EMMC0_DATA4_CONN_EMMC0_DATA4 0x21
  468. IMX8QXP_EMMC0_DATA5_CONN_EMMC0_DATA5 0x21
  469. IMX8QXP_EMMC0_DATA6_CONN_EMMC0_DATA6 0x21
  470. IMX8QXP_EMMC0_DATA7_CONN_EMMC0_DATA7 0x21
  471. IMX8QXP_EMMC0_STROBE_CONN_EMMC0_STROBE 0x41
  472. IMX8QXP_EMMC0_RESET_B_CONN_EMMC0_RESET_B 0x21
  473. >;
  474. };
  475. /* Colibri SD/MMC Card Detect */
  476. pinctrl_usdhc2_gpio: usdhc2gpiogrp {
  477. fsl,pins = <
  478. IMX8QXP_QSPI0A_DATA0_LSIO_GPIO3_IO09 0x06000021 /* SODIMM 43 */
  479. >;
  480. };
  481. pinctrl_usdhc2_gpio_sleep: usdhc2gpioslpgrp {
  482. fsl,pins = <
  483. IMX8QXP_QSPI0A_DATA0_LSIO_GPIO3_IO09 0x60 /* SODIMM 43 */
  484. >;
  485. };
  486. /* Colibri SD/MMC Card */
  487. pinctrl_usdhc2: usdhc2grp {
  488. fsl,pins = <
  489. IMX8QXP_USDHC1_CLK_CONN_USDHC1_CLK 0x06000041 /* SODIMM 47 */
  490. IMX8QXP_USDHC1_CMD_CONN_USDHC1_CMD 0x21 /* SODIMM 190 */
  491. IMX8QXP_USDHC1_DATA0_CONN_USDHC1_DATA0 0x21 /* SODIMM 192 */
  492. IMX8QXP_USDHC1_DATA1_CONN_USDHC1_DATA1 0x21 /* SODIMM 49 */
  493. IMX8QXP_USDHC1_DATA2_CONN_USDHC1_DATA2 0x21 /* SODIMM 51 */
  494. IMX8QXP_USDHC1_DATA3_CONN_USDHC1_DATA3 0x21 /* SODIMM 53 */
  495. IMX8QXP_USDHC1_VSELECT_CONN_USDHC1_VSELECT 0x21
  496. >;
  497. };
  498. pinctrl_usdhc2_100mhz: usdhc2-100mhzgrp {
  499. fsl,pins = <
  500. IMX8QXP_USDHC1_CLK_CONN_USDHC1_CLK 0x06000041 /* SODIMM 47 */
  501. IMX8QXP_USDHC1_CMD_CONN_USDHC1_CMD 0x21 /* SODIMM 190 */
  502. IMX8QXP_USDHC1_DATA0_CONN_USDHC1_DATA0 0x21 /* SODIMM 192 */
  503. IMX8QXP_USDHC1_DATA1_CONN_USDHC1_DATA1 0x21 /* SODIMM 49 */
  504. IMX8QXP_USDHC1_DATA2_CONN_USDHC1_DATA2 0x21 /* SODIMM 51 */
  505. IMX8QXP_USDHC1_DATA3_CONN_USDHC1_DATA3 0x21 /* SODIMM 53 */
  506. IMX8QXP_USDHC1_VSELECT_CONN_USDHC1_VSELECT 0x21
  507. >;
  508. };
  509. pinctrl_usdhc2_200mhz: usdhc2-200mhzgrp {
  510. fsl,pins = <
  511. IMX8QXP_USDHC1_CLK_CONN_USDHC1_CLK 0x06000041 /* SODIMM 47 */
  512. IMX8QXP_USDHC1_CMD_CONN_USDHC1_CMD 0x21 /* SODIMM 190 */
  513. IMX8QXP_USDHC1_DATA0_CONN_USDHC1_DATA0 0x21 /* SODIMM 192 */
  514. IMX8QXP_USDHC1_DATA1_CONN_USDHC1_DATA1 0x21 /* SODIMM 49 */
  515. IMX8QXP_USDHC1_DATA2_CONN_USDHC1_DATA2 0x21 /* SODIMM 51 */
  516. IMX8QXP_USDHC1_DATA3_CONN_USDHC1_DATA3 0x21 /* SODIMM 53 */
  517. IMX8QXP_USDHC1_VSELECT_CONN_USDHC1_VSELECT 0x21
  518. >;
  519. };
  520. pinctrl_usdhc2_sleep: usdhc2slpgrp {
  521. fsl,pins = <
  522. IMX8QXP_USDHC1_CLK_LSIO_GPIO4_IO23 0x60 /* SODIMM 47 */
  523. IMX8QXP_USDHC1_CMD_LSIO_GPIO4_IO24 0x60 /* SODIMM 190 */
  524. IMX8QXP_USDHC1_DATA0_LSIO_GPIO4_IO25 0x60 /* SODIMM 192 */
  525. IMX8QXP_USDHC1_DATA1_LSIO_GPIO4_IO26 0x60 /* SODIMM 49 */
  526. IMX8QXP_USDHC1_DATA2_LSIO_GPIO4_IO27 0x60 /* SODIMM 51 */
  527. IMX8QXP_USDHC1_DATA3_LSIO_GPIO4_IO28 0x60 /* SODIMM 53 */
  528. IMX8QXP_USDHC1_VSELECT_CONN_USDHC1_VSELECT 0x21
  529. >;
  530. };
  531. pinctrl_wifi: wifigrp {
  532. fsl,pins = <
  533. IMX8QXP_SCU_BOOT_MODE3_SCU_DSC_RTC_CLOCK_OUTPUT_32K 0x20
  534. >;
  535. };
  536. };