samsung,exynosautov9.h 12 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367
  1. /* SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) */
  2. /*
  3. * Copyright (c) 2022 Samsung Electronics Co., Ltd.
  4. * Author: Chanho Park <[email protected]>
  5. *
  6. * Device Tree binding constants for Exynos Auto V9 clock controller.
  7. */
  8. #ifndef _DT_BINDINGS_CLOCK_EXYNOSAUTOV9_H
  9. #define _DT_BINDINGS_CLOCK_EXYNOSAUTOV9_H
  10. /* CMU_TOP */
  11. #define FOUT_SHARED0_PLL 1
  12. #define FOUT_SHARED1_PLL 2
  13. #define FOUT_SHARED2_PLL 3
  14. #define FOUT_SHARED3_PLL 4
  15. #define FOUT_SHARED4_PLL 5
  16. /* MUX in CMU_TOP */
  17. #define MOUT_SHARED0_PLL 6
  18. #define MOUT_SHARED1_PLL 7
  19. #define MOUT_SHARED2_PLL 8
  20. #define MOUT_SHARED3_PLL 9
  21. #define MOUT_SHARED4_PLL 10
  22. #define MOUT_CLKCMU_CMU_BOOST 11
  23. #define MOUT_CLKCMU_CMU_CMUREF 12
  24. #define MOUT_CLKCMU_ACC_BUS 13
  25. #define MOUT_CLKCMU_APM_BUS 14
  26. #define MOUT_CLKCMU_AUD_CPU 15
  27. #define MOUT_CLKCMU_AUD_BUS 16
  28. #define MOUT_CLKCMU_BUSC_BUS 17
  29. #define MOUT_CLKCMU_BUSMC_BUS 19
  30. #define MOUT_CLKCMU_CORE_BUS 20
  31. #define MOUT_CLKCMU_CPUCL0_SWITCH 21
  32. #define MOUT_CLKCMU_CPUCL0_CLUSTER 22
  33. #define MOUT_CLKCMU_CPUCL1_SWITCH 24
  34. #define MOUT_CLKCMU_CPUCL1_CLUSTER 25
  35. #define MOUT_CLKCMU_DPTX_BUS 26
  36. #define MOUT_CLKCMU_DPTX_DPGTC 27
  37. #define MOUT_CLKCMU_DPUM_BUS 28
  38. #define MOUT_CLKCMU_DPUS0_BUS 29
  39. #define MOUT_CLKCMU_DPUS1_BUS 30
  40. #define MOUT_CLKCMU_FSYS0_BUS 31
  41. #define MOUT_CLKCMU_FSYS0_PCIE 32
  42. #define MOUT_CLKCMU_FSYS1_BUS 33
  43. #define MOUT_CLKCMU_FSYS1_USBDRD 34
  44. #define MOUT_CLKCMU_FSYS1_MMC_CARD 35
  45. #define MOUT_CLKCMU_FSYS2_BUS 36
  46. #define MOUT_CLKCMU_FSYS2_UFS_EMBD 37
  47. #define MOUT_CLKCMU_FSYS2_ETHERNET 38
  48. #define MOUT_CLKCMU_G2D_G2D 39
  49. #define MOUT_CLKCMU_G2D_MSCL 40
  50. #define MOUT_CLKCMU_G3D00_SWITCH 41
  51. #define MOUT_CLKCMU_G3D01_SWITCH 42
  52. #define MOUT_CLKCMU_G3D1_SWITCH 43
  53. #define MOUT_CLKCMU_ISPB_BUS 44
  54. #define MOUT_CLKCMU_MFC_MFC 45
  55. #define MOUT_CLKCMU_MFC_WFD 46
  56. #define MOUT_CLKCMU_MIF_SWITCH 47
  57. #define MOUT_CLKCMU_MIF_BUSP 48
  58. #define MOUT_CLKCMU_NPU_BUS 49
  59. #define MOUT_CLKCMU_PERIC0_BUS 50
  60. #define MOUT_CLKCMU_PERIC0_IP 51
  61. #define MOUT_CLKCMU_PERIC1_BUS 52
  62. #define MOUT_CLKCMU_PERIC1_IP 53
  63. #define MOUT_CLKCMU_PERIS_BUS 54
  64. /* DIV in CMU_TOP */
  65. #define DOUT_SHARED0_DIV3 101
  66. #define DOUT_SHARED0_DIV2 102
  67. #define DOUT_SHARED1_DIV3 103
  68. #define DOUT_SHARED1_DIV2 104
  69. #define DOUT_SHARED1_DIV4 105
  70. #define DOUT_SHARED2_DIV3 106
  71. #define DOUT_SHARED2_DIV2 107
  72. #define DOUT_SHARED2_DIV4 108
  73. #define DOUT_SHARED4_DIV2 109
  74. #define DOUT_SHARED4_DIV4 110
  75. #define DOUT_CLKCMU_CMU_BOOST 111
  76. #define DOUT_CLKCMU_ACC_BUS 112
  77. #define DOUT_CLKCMU_APM_BUS 113
  78. #define DOUT_CLKCMU_AUD_CPU 114
  79. #define DOUT_CLKCMU_AUD_BUS 115
  80. #define DOUT_CLKCMU_BUSC_BUS 116
  81. #define DOUT_CLKCMU_BUSMC_BUS 118
  82. #define DOUT_CLKCMU_CORE_BUS 119
  83. #define DOUT_CLKCMU_CPUCL0_SWITCH 120
  84. #define DOUT_CLKCMU_CPUCL0_CLUSTER 121
  85. #define DOUT_CLKCMU_CPUCL1_SWITCH 123
  86. #define DOUT_CLKCMU_CPUCL1_CLUSTER 124
  87. #define DOUT_CLKCMU_DPTX_BUS 125
  88. #define DOUT_CLKCMU_DPTX_DPGTC 126
  89. #define DOUT_CLKCMU_DPUM_BUS 127
  90. #define DOUT_CLKCMU_DPUS0_BUS 128
  91. #define DOUT_CLKCMU_DPUS1_BUS 129
  92. #define DOUT_CLKCMU_FSYS0_BUS 130
  93. #define DOUT_CLKCMU_FSYS0_PCIE 131
  94. #define DOUT_CLKCMU_FSYS1_BUS 132
  95. #define DOUT_CLKCMU_FSYS1_USBDRD 133
  96. #define DOUT_CLKCMU_FSYS2_BUS 134
  97. #define DOUT_CLKCMU_FSYS2_UFS_EMBD 135
  98. #define DOUT_CLKCMU_FSYS2_ETHERNET 136
  99. #define DOUT_CLKCMU_G2D_G2D 137
  100. #define DOUT_CLKCMU_G2D_MSCL 138
  101. #define DOUT_CLKCMU_G3D00_SWITCH 139
  102. #define DOUT_CLKCMU_G3D01_SWITCH 140
  103. #define DOUT_CLKCMU_G3D1_SWITCH 141
  104. #define DOUT_CLKCMU_ISPB_BUS 142
  105. #define DOUT_CLKCMU_MFC_MFC 143
  106. #define DOUT_CLKCMU_MFC_WFD 144
  107. #define DOUT_CLKCMU_MIF_SWITCH 145
  108. #define DOUT_CLKCMU_MIF_BUSP 146
  109. #define DOUT_CLKCMU_NPU_BUS 147
  110. #define DOUT_CLKCMU_PERIC0_BUS 148
  111. #define DOUT_CLKCMU_PERIC0_IP 149
  112. #define DOUT_CLKCMU_PERIC1_BUS 150
  113. #define DOUT_CLKCMU_PERIC1_IP 151
  114. #define DOUT_CLKCMU_PERIS_BUS 152
  115. /* GAT in CMU_TOP */
  116. #define GOUT_CLKCMU_CMU_BOOST 201
  117. #define GOUT_CLKCMU_CPUCL0_BOOST 202
  118. #define GOUT_CLKCMU_CPUCL1_BOOST 203
  119. #define GOUT_CLKCMU_CORE_BOOST 204
  120. #define GOUT_CLKCMU_BUSC_BOOST 205
  121. #define GOUT_CLKCMU_BUSMC_BOOST 206
  122. #define GOUT_CLKCMU_MIF_BOOST 207
  123. #define GOUT_CLKCMU_ACC_BUS 208
  124. #define GOUT_CLKCMU_APM_BUS 209
  125. #define GOUT_CLKCMU_AUD_CPU 210
  126. #define GOUT_CLKCMU_AUD_BUS 211
  127. #define GOUT_CLKCMU_BUSC_BUS 212
  128. #define GOUT_CLKCMU_BUSMC_BUS 214
  129. #define GOUT_CLKCMU_CORE_BUS 215
  130. #define GOUT_CLKCMU_CPUCL0_SWITCH 216
  131. #define GOUT_CLKCMU_CPUCL0_CLUSTER 217
  132. #define GOUT_CLKCMU_CPUCL1_SWITCH 219
  133. #define GOUT_CLKCMU_CPUCL1_CLUSTER 220
  134. #define GOUT_CLKCMU_DPTX_BUS 221
  135. #define GOUT_CLKCMU_DPTX_DPGTC 222
  136. #define GOUT_CLKCMU_DPUM_BUS 223
  137. #define GOUT_CLKCMU_DPUS0_BUS 224
  138. #define GOUT_CLKCMU_DPUS1_BUS 225
  139. #define GOUT_CLKCMU_FSYS0_BUS 226
  140. #define GOUT_CLKCMU_FSYS0_PCIE 227
  141. #define GOUT_CLKCMU_FSYS1_BUS 228
  142. #define GOUT_CLKCMU_FSYS1_USBDRD 229
  143. #define GOUT_CLKCMU_FSYS1_MMC_CARD 230
  144. #define GOUT_CLKCMU_FSYS2_BUS 231
  145. #define GOUT_CLKCMU_FSYS2_UFS_EMBD 232
  146. #define GOUT_CLKCMU_FSYS2_ETHERNET 233
  147. #define GOUT_CLKCMU_G2D_G2D 234
  148. #define GOUT_CLKCMU_G2D_MSCL 235
  149. #define GOUT_CLKCMU_G3D00_SWITCH 236
  150. #define GOUT_CLKCMU_G3D01_SWITCH 237
  151. #define GOUT_CLKCMU_G3D1_SWITCH 238
  152. #define GOUT_CLKCMU_ISPB_BUS 239
  153. #define GOUT_CLKCMU_MFC_MFC 240
  154. #define GOUT_CLKCMU_MFC_WFD 241
  155. #define GOUT_CLKCMU_MIF_SWITCH 242
  156. #define GOUT_CLKCMU_MIF_BUSP 243
  157. #define GOUT_CLKCMU_NPU_BUS 244
  158. #define GOUT_CLKCMU_PERIC0_BUS 245
  159. #define GOUT_CLKCMU_PERIC0_IP 246
  160. #define GOUT_CLKCMU_PERIC1_BUS 247
  161. #define GOUT_CLKCMU_PERIC1_IP 248
  162. #define GOUT_CLKCMU_PERIS_BUS 249
  163. #define TOP_NR_CLK 250
  164. /* CMU_BUSMC */
  165. #define CLK_MOUT_BUSMC_BUS_USER 1
  166. #define CLK_DOUT_BUSMC_BUSP 2
  167. #define CLK_GOUT_BUSMC_PDMA0_PCLK 3
  168. #define CLK_GOUT_BUSMC_SPDMA_PCLK 4
  169. #define BUSMC_NR_CLK 5
  170. /* CMU_CORE */
  171. #define CLK_MOUT_CORE_BUS_USER 1
  172. #define CLK_DOUT_CORE_BUSP 2
  173. #define CLK_GOUT_CORE_CCI_CLK 3
  174. #define CLK_GOUT_CORE_CCI_PCLK 4
  175. #define CLK_GOUT_CORE_CMU_CORE_PCLK 5
  176. #define CORE_NR_CLK 6
  177. /* CMU_FSYS0 */
  178. #define CLK_MOUT_FSYS0_BUS_USER 1
  179. #define CLK_MOUT_FSYS0_PCIE_USER 2
  180. #define CLK_GOUT_FSYS0_BUS_PCLK 3
  181. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X1_REFCLK 4
  182. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X2_REFCLK 5
  183. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X1_DBI_ACLK 6
  184. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X1_MSTR_ACLK 7
  185. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X1_SLV_ACLK 8
  186. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X2_DBI_ACLK 9
  187. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X2_MSTR_ACLK 10
  188. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X2_SLV_ACLK 11
  189. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L0_X2_PIPE_CLK 12
  190. #define CLK_GOUT_FSYS0_PCIE_GEN3A_2L0_CLK 13
  191. #define CLK_GOUT_FSYS0_PCIE_GEN3B_2L0_CLK 14
  192. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X1_REFCLK 15
  193. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X2_REFCLK 16
  194. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X1_DBI_ACLK 17
  195. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X1_MSTR_ACLK 18
  196. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X1_SLV_ACLK 19
  197. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X2_DBI_ACLK 20
  198. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X2_MSTR_ACLK 21
  199. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X2_SLV_ACLK 22
  200. #define CLK_GOUT_FSYS0_PCIE_GEN3_2L1_X2_PIPE_CLK 23
  201. #define CLK_GOUT_FSYS0_PCIE_GEN3A_2L1_CLK 24
  202. #define CLK_GOUT_FSYS0_PCIE_GEN3B_2L1_CLK 25
  203. #define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X2_REFCLK 26
  204. #define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X4_REFCLK 27
  205. #define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X2_DBI_ACLK 28
  206. #define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X2_MSTR_ACLK 29
  207. #define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X2_SLV_ACLK 30
  208. #define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X4_DBI_ACLK 31
  209. #define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X4_MSTR_ACLK 32
  210. #define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X4_SLV_ACLK 33
  211. #define CLK_GOUT_FSYS0_PCIE_GEN3_4L_X4_PIPE_CLK 34
  212. #define CLK_GOUT_FSYS0_PCIE_GEN3A_4L_CLK 35
  213. #define CLK_GOUT_FSYS0_PCIE_GEN3B_4L_CLK 36
  214. #define FSYS0_NR_CLK 37
  215. /* CMU_FSYS1 */
  216. #define FOUT_MMC_PLL 1
  217. #define CLK_MOUT_FSYS1_BUS_USER 2
  218. #define CLK_MOUT_FSYS1_MMC_PLL 3
  219. #define CLK_MOUT_FSYS1_MMC_CARD_USER 4
  220. #define CLK_MOUT_FSYS1_USBDRD_USER 5
  221. #define CLK_MOUT_FSYS1_MMC_CARD 6
  222. #define CLK_DOUT_FSYS1_MMC_CARD 7
  223. #define CLK_GOUT_FSYS1_PCLK 8
  224. #define CLK_GOUT_FSYS1_MMC_CARD_SDCLKIN 9
  225. #define CLK_GOUT_FSYS1_MMC_CARD_ACLK 10
  226. #define CLK_GOUT_FSYS1_USB20DRD_0_REFCLK 11
  227. #define CLK_GOUT_FSYS1_USB20DRD_1_REFCLK 12
  228. #define CLK_GOUT_FSYS1_USB30DRD_0_REFCLK 13
  229. #define CLK_GOUT_FSYS1_USB30DRD_1_REFCLK 14
  230. #define CLK_GOUT_FSYS1_USB20_0_ACLK 15
  231. #define CLK_GOUT_FSYS1_USB20_1_ACLK 16
  232. #define CLK_GOUT_FSYS1_USB30_0_ACLK 17
  233. #define CLK_GOUT_FSYS1_USB30_1_ACLK 18
  234. #define FSYS1_NR_CLK 19
  235. /* CMU_FSYS2 */
  236. #define CLK_MOUT_FSYS2_BUS_USER 1
  237. #define CLK_MOUT_FSYS2_UFS_EMBD_USER 2
  238. #define CLK_MOUT_FSYS2_ETHERNET_USER 3
  239. #define CLK_GOUT_FSYS2_UFS_EMBD0_ACLK 4
  240. #define CLK_GOUT_FSYS2_UFS_EMBD0_UNIPRO 5
  241. #define CLK_GOUT_FSYS2_UFS_EMBD1_ACLK 6
  242. #define CLK_GOUT_FSYS2_UFS_EMBD1_UNIPRO 7
  243. #define FSYS2_NR_CLK 8
  244. /* CMU_PERIC0 */
  245. #define CLK_MOUT_PERIC0_BUS_USER 1
  246. #define CLK_MOUT_PERIC0_IP_USER 2
  247. #define CLK_MOUT_PERIC0_USI00_USI 3
  248. #define CLK_MOUT_PERIC0_USI01_USI 4
  249. #define CLK_MOUT_PERIC0_USI02_USI 5
  250. #define CLK_MOUT_PERIC0_USI03_USI 6
  251. #define CLK_MOUT_PERIC0_USI04_USI 7
  252. #define CLK_MOUT_PERIC0_USI05_USI 8
  253. #define CLK_MOUT_PERIC0_USI_I2C 9
  254. #define CLK_DOUT_PERIC0_USI00_USI 10
  255. #define CLK_DOUT_PERIC0_USI01_USI 11
  256. #define CLK_DOUT_PERIC0_USI02_USI 12
  257. #define CLK_DOUT_PERIC0_USI03_USI 13
  258. #define CLK_DOUT_PERIC0_USI04_USI 14
  259. #define CLK_DOUT_PERIC0_USI05_USI 15
  260. #define CLK_DOUT_PERIC0_USI_I2C 16
  261. #define CLK_GOUT_PERIC0_IPCLK_0 20
  262. #define CLK_GOUT_PERIC0_IPCLK_1 21
  263. #define CLK_GOUT_PERIC0_IPCLK_2 22
  264. #define CLK_GOUT_PERIC0_IPCLK_3 23
  265. #define CLK_GOUT_PERIC0_IPCLK_4 24
  266. #define CLK_GOUT_PERIC0_IPCLK_5 25
  267. #define CLK_GOUT_PERIC0_IPCLK_6 26
  268. #define CLK_GOUT_PERIC0_IPCLK_7 27
  269. #define CLK_GOUT_PERIC0_IPCLK_8 28
  270. #define CLK_GOUT_PERIC0_IPCLK_9 29
  271. #define CLK_GOUT_PERIC0_IPCLK_10 30
  272. #define CLK_GOUT_PERIC0_IPCLK_11 31
  273. #define CLK_GOUT_PERIC0_PCLK_0 32
  274. #define CLK_GOUT_PERIC0_PCLK_1 33
  275. #define CLK_GOUT_PERIC0_PCLK_2 34
  276. #define CLK_GOUT_PERIC0_PCLK_3 35
  277. #define CLK_GOUT_PERIC0_PCLK_4 36
  278. #define CLK_GOUT_PERIC0_PCLK_5 37
  279. #define CLK_GOUT_PERIC0_PCLK_6 38
  280. #define CLK_GOUT_PERIC0_PCLK_7 39
  281. #define CLK_GOUT_PERIC0_PCLK_8 40
  282. #define CLK_GOUT_PERIC0_PCLK_9 41
  283. #define CLK_GOUT_PERIC0_PCLK_10 42
  284. #define CLK_GOUT_PERIC0_PCLK_11 43
  285. #define PERIC0_NR_CLK 44
  286. /* CMU_PERIC1 */
  287. #define CLK_MOUT_PERIC1_BUS_USER 1
  288. #define CLK_MOUT_PERIC1_IP_USER 2
  289. #define CLK_MOUT_PERIC1_USI06_USI 3
  290. #define CLK_MOUT_PERIC1_USI07_USI 4
  291. #define CLK_MOUT_PERIC1_USI08_USI 5
  292. #define CLK_MOUT_PERIC1_USI09_USI 6
  293. #define CLK_MOUT_PERIC1_USI10_USI 7
  294. #define CLK_MOUT_PERIC1_USI11_USI 8
  295. #define CLK_MOUT_PERIC1_USI_I2C 9
  296. #define CLK_DOUT_PERIC1_USI06_USI 10
  297. #define CLK_DOUT_PERIC1_USI07_USI 11
  298. #define CLK_DOUT_PERIC1_USI08_USI 12
  299. #define CLK_DOUT_PERIC1_USI09_USI 13
  300. #define CLK_DOUT_PERIC1_USI10_USI 14
  301. #define CLK_DOUT_PERIC1_USI11_USI 15
  302. #define CLK_DOUT_PERIC1_USI_I2C 16
  303. #define CLK_GOUT_PERIC1_IPCLK_0 20
  304. #define CLK_GOUT_PERIC1_IPCLK_1 21
  305. #define CLK_GOUT_PERIC1_IPCLK_2 22
  306. #define CLK_GOUT_PERIC1_IPCLK_3 23
  307. #define CLK_GOUT_PERIC1_IPCLK_4 24
  308. #define CLK_GOUT_PERIC1_IPCLK_5 25
  309. #define CLK_GOUT_PERIC1_IPCLK_6 26
  310. #define CLK_GOUT_PERIC1_IPCLK_7 27
  311. #define CLK_GOUT_PERIC1_IPCLK_8 28
  312. #define CLK_GOUT_PERIC1_IPCLK_9 29
  313. #define CLK_GOUT_PERIC1_IPCLK_10 30
  314. #define CLK_GOUT_PERIC1_IPCLK_11 31
  315. #define CLK_GOUT_PERIC1_PCLK_0 32
  316. #define CLK_GOUT_PERIC1_PCLK_1 33
  317. #define CLK_GOUT_PERIC1_PCLK_2 34
  318. #define CLK_GOUT_PERIC1_PCLK_3 35
  319. #define CLK_GOUT_PERIC1_PCLK_4 36
  320. #define CLK_GOUT_PERIC1_PCLK_5 37
  321. #define CLK_GOUT_PERIC1_PCLK_6 38
  322. #define CLK_GOUT_PERIC1_PCLK_7 39
  323. #define CLK_GOUT_PERIC1_PCLK_8 40
  324. #define CLK_GOUT_PERIC1_PCLK_9 41
  325. #define CLK_GOUT_PERIC1_PCLK_10 42
  326. #define CLK_GOUT_PERIC1_PCLK_11 43
  327. #define PERIC1_NR_CLK 44
  328. /* CMU_PERIS */
  329. #define CLK_MOUT_PERIS_BUS_USER 1
  330. #define CLK_GOUT_SYSREG_PERIS_PCLK 2
  331. #define CLK_GOUT_WDT_CLUSTER0 3
  332. #define CLK_GOUT_WDT_CLUSTER1 4
  333. #define PERIS_NR_CLK 5
  334. #endif /* _DT_BINDINGS_CLOCK_EXYNOSAUTOV9_H */