exynos7885.h 4.6 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151
  1. /* SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) */
  2. /*
  3. * Copyright (c) 2021 Dávid Virág
  4. *
  5. * Device Tree binding constants for Exynos7885 clock controller.
  6. */
  7. #ifndef _DT_BINDINGS_CLOCK_EXYNOS_7885_H
  8. #define _DT_BINDINGS_CLOCK_EXYNOS_7885_H
  9. /* CMU_TOP */
  10. #define CLK_FOUT_SHARED0_PLL 1
  11. #define CLK_FOUT_SHARED1_PLL 2
  12. #define CLK_DOUT_SHARED0_DIV2 3
  13. #define CLK_DOUT_SHARED0_DIV3 4
  14. #define CLK_DOUT_SHARED0_DIV4 5
  15. #define CLK_DOUT_SHARED0_DIV5 6
  16. #define CLK_DOUT_SHARED1_DIV2 7
  17. #define CLK_DOUT_SHARED1_DIV3 8
  18. #define CLK_DOUT_SHARED1_DIV4 9
  19. #define CLK_MOUT_CORE_BUS 10
  20. #define CLK_MOUT_CORE_CCI 11
  21. #define CLK_MOUT_CORE_G3D 12
  22. #define CLK_DOUT_CORE_BUS 13
  23. #define CLK_DOUT_CORE_CCI 14
  24. #define CLK_DOUT_CORE_G3D 15
  25. #define CLK_GOUT_CORE_BUS 16
  26. #define CLK_GOUT_CORE_CCI 17
  27. #define CLK_GOUT_CORE_G3D 18
  28. #define CLK_MOUT_PERI_BUS 19
  29. #define CLK_MOUT_PERI_SPI0 20
  30. #define CLK_MOUT_PERI_SPI1 21
  31. #define CLK_MOUT_PERI_UART0 22
  32. #define CLK_MOUT_PERI_UART1 23
  33. #define CLK_MOUT_PERI_UART2 24
  34. #define CLK_MOUT_PERI_USI0 25
  35. #define CLK_MOUT_PERI_USI1 26
  36. #define CLK_MOUT_PERI_USI2 27
  37. #define CLK_DOUT_PERI_BUS 28
  38. #define CLK_DOUT_PERI_SPI0 29
  39. #define CLK_DOUT_PERI_SPI1 30
  40. #define CLK_DOUT_PERI_UART0 31
  41. #define CLK_DOUT_PERI_UART1 32
  42. #define CLK_DOUT_PERI_UART2 33
  43. #define CLK_DOUT_PERI_USI0 34
  44. #define CLK_DOUT_PERI_USI1 35
  45. #define CLK_DOUT_PERI_USI2 36
  46. #define CLK_GOUT_PERI_BUS 37
  47. #define CLK_GOUT_PERI_SPI0 38
  48. #define CLK_GOUT_PERI_SPI1 39
  49. #define CLK_GOUT_PERI_UART0 40
  50. #define CLK_GOUT_PERI_UART1 41
  51. #define CLK_GOUT_PERI_UART2 42
  52. #define CLK_GOUT_PERI_USI0 43
  53. #define CLK_GOUT_PERI_USI1 44
  54. #define CLK_GOUT_PERI_USI2 45
  55. #define CLK_MOUT_FSYS_BUS 46
  56. #define CLK_MOUT_FSYS_MMC_CARD 47
  57. #define CLK_MOUT_FSYS_MMC_EMBD 48
  58. #define CLK_MOUT_FSYS_MMC_SDIO 49
  59. #define CLK_MOUT_FSYS_USB30DRD 50
  60. #define CLK_DOUT_FSYS_BUS 51
  61. #define CLK_DOUT_FSYS_MMC_CARD 52
  62. #define CLK_DOUT_FSYS_MMC_EMBD 53
  63. #define CLK_DOUT_FSYS_MMC_SDIO 54
  64. #define CLK_DOUT_FSYS_USB30DRD 55
  65. #define CLK_GOUT_FSYS_BUS 56
  66. #define CLK_GOUT_FSYS_MMC_CARD 57
  67. #define CLK_GOUT_FSYS_MMC_EMBD 58
  68. #define CLK_GOUT_FSYS_MMC_SDIO 59
  69. #define CLK_GOUT_FSYS_USB30DRD 60
  70. #define TOP_NR_CLK 61
  71. /* CMU_CORE */
  72. #define CLK_MOUT_CORE_BUS_USER 1
  73. #define CLK_MOUT_CORE_CCI_USER 2
  74. #define CLK_MOUT_CORE_G3D_USER 3
  75. #define CLK_MOUT_CORE_GIC 4
  76. #define CLK_DOUT_CORE_BUSP 5
  77. #define CLK_GOUT_CCI_ACLK 6
  78. #define CLK_GOUT_GIC400_CLK 7
  79. #define CLK_GOUT_TREX_D_CORE_ACLK 8
  80. #define CLK_GOUT_TREX_D_CORE_GCLK 9
  81. #define CLK_GOUT_TREX_D_CORE_PCLK 10
  82. #define CLK_GOUT_TREX_P_CORE_ACLK_P_CORE 11
  83. #define CLK_GOUT_TREX_P_CORE_CCLK_P_CORE 12
  84. #define CLK_GOUT_TREX_P_CORE_PCLK 13
  85. #define CLK_GOUT_TREX_P_CORE_PCLK_P_CORE 14
  86. #define CORE_NR_CLK 15
  87. /* CMU_PERI */
  88. #define CLK_MOUT_PERI_BUS_USER 1
  89. #define CLK_MOUT_PERI_SPI0_USER 2
  90. #define CLK_MOUT_PERI_SPI1_USER 3
  91. #define CLK_MOUT_PERI_UART0_USER 4
  92. #define CLK_MOUT_PERI_UART1_USER 5
  93. #define CLK_MOUT_PERI_UART2_USER 6
  94. #define CLK_MOUT_PERI_USI0_USER 7
  95. #define CLK_MOUT_PERI_USI1_USER 8
  96. #define CLK_MOUT_PERI_USI2_USER 9
  97. #define CLK_GOUT_GPIO_TOP_PCLK 10
  98. #define CLK_GOUT_HSI2C0_PCLK 11
  99. #define CLK_GOUT_HSI2C1_PCLK 12
  100. #define CLK_GOUT_HSI2C2_PCLK 13
  101. #define CLK_GOUT_HSI2C3_PCLK 14
  102. #define CLK_GOUT_I2C0_PCLK 15
  103. #define CLK_GOUT_I2C1_PCLK 16
  104. #define CLK_GOUT_I2C2_PCLK 17
  105. #define CLK_GOUT_I2C3_PCLK 18
  106. #define CLK_GOUT_I2C4_PCLK 19
  107. #define CLK_GOUT_I2C5_PCLK 20
  108. #define CLK_GOUT_I2C6_PCLK 21
  109. #define CLK_GOUT_I2C7_PCLK 22
  110. #define CLK_GOUT_PWM_MOTOR_PCLK 23
  111. #define CLK_GOUT_SPI0_PCLK 24
  112. #define CLK_GOUT_SPI0_EXT_CLK 25
  113. #define CLK_GOUT_SPI1_PCLK 26
  114. #define CLK_GOUT_SPI1_EXT_CLK 27
  115. #define CLK_GOUT_UART0_EXT_UCLK 28
  116. #define CLK_GOUT_UART0_PCLK 29
  117. #define CLK_GOUT_UART1_EXT_UCLK 30
  118. #define CLK_GOUT_UART1_PCLK 31
  119. #define CLK_GOUT_UART2_EXT_UCLK 32
  120. #define CLK_GOUT_UART2_PCLK 33
  121. #define CLK_GOUT_USI0_PCLK 34
  122. #define CLK_GOUT_USI0_SCLK 35
  123. #define CLK_GOUT_USI1_PCLK 36
  124. #define CLK_GOUT_USI1_SCLK 37
  125. #define CLK_GOUT_USI2_PCLK 38
  126. #define CLK_GOUT_USI2_SCLK 39
  127. #define CLK_GOUT_MCT_PCLK 40
  128. #define CLK_GOUT_SYSREG_PERI_PCLK 41
  129. #define CLK_GOUT_WDT0_PCLK 42
  130. #define CLK_GOUT_WDT1_PCLK 43
  131. #define PERI_NR_CLK 44
  132. /* CMU_FSYS */
  133. #define CLK_MOUT_FSYS_BUS_USER 1
  134. #define CLK_MOUT_FSYS_MMC_CARD_USER 2
  135. #define CLK_MOUT_FSYS_MMC_EMBD_USER 3
  136. #define CLK_MOUT_FSYS_MMC_SDIO_USER 4
  137. #define CLK_MOUT_FSYS_USB30DRD_USER 4
  138. #define CLK_GOUT_MMC_CARD_ACLK 5
  139. #define CLK_GOUT_MMC_CARD_SDCLKIN 6
  140. #define CLK_GOUT_MMC_EMBD_ACLK 7
  141. #define CLK_GOUT_MMC_EMBD_SDCLKIN 8
  142. #define CLK_GOUT_MMC_SDIO_ACLK 9
  143. #define CLK_GOUT_MMC_SDIO_SDCLKIN 10
  144. #define FSYS_NR_CLK 11
  145. #endif /* _DT_BINDINGS_CLOCK_EXYNOS_7885_H */