|
@@ -1477,6 +1477,59 @@ cgstatic cfg_static[CFG_PARAM_MAX_NUM] = {
|
|
|
{WNI_CFG_HE_PPET,
|
|
|
CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE,
|
|
|
0, 0, 0},
|
|
|
+
|
|
|
+ {WNI_CFG_HE_OPS_BSS_COLOR,
|
|
|
+ CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE | CFG_CTL_INT,
|
|
|
+ WNI_CFG_HE_OPS_BSS_COLOR_MIN, WNI_CFG_HE_OPS_BSS_COLOR_MAX,
|
|
|
+ WNI_CFG_HE_OPS_BSS_COLOR_DEF},
|
|
|
+
|
|
|
+ {WNI_CFG_HE_OPS_DEFAULT_PE,
|
|
|
+ CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE | CFG_CTL_INT,
|
|
|
+ WNI_CFG_HE_OPS_DEFAULT_PE_MIN, WNI_CFG_HE_OPS_DEFAULT_PE_MAX,
|
|
|
+ WNI_CFG_HE_OPS_DEFAULT_PE_DEF},
|
|
|
+
|
|
|
+ {WNI_CFG_HE_OPS_TWT_REQUIRED,
|
|
|
+ CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE | CFG_CTL_INT,
|
|
|
+ WNI_CFG_HE_OPS_TWT_REQUIRED_MIN, WNI_CFG_HE_OPS_TWT_REQUIRED_MAX,
|
|
|
+ WNI_CFG_HE_OPS_TWT_REQUIRED_DEF},
|
|
|
+
|
|
|
+ {WNI_CFG_HE_OPS_RTS_THRESHOLD,
|
|
|
+ CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE | CFG_CTL_INT,
|
|
|
+ WNI_CFG_HE_OPS_RTS_THRESHOLD_MIN, WNI_CFG_HE_OPS_RTS_THRESHOLD_MAX,
|
|
|
+ WNI_CFG_HE_OPS_RTS_THRESHOLD_DEF},
|
|
|
+
|
|
|
+ {WNI_CFG_HE_OPS_PARTIAL_BSS_COL,
|
|
|
+ CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE | CFG_CTL_INT,
|
|
|
+ WNI_CFG_HE_OPS_PARTIAL_BSS_COL_MIN, WNI_CFG_HE_OPS_PARTIAL_BSS_COL_MAX,
|
|
|
+ WNI_CFG_HE_OPS_PARTIAL_BSS_COL_DEF},
|
|
|
+
|
|
|
+ {WNI_CFG_HE_OPS_VHT_OPER_PRESENT,
|
|
|
+ CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE | CFG_CTL_INT,
|
|
|
+ WNI_CFG_HE_OPS_VHT_OPER_PRESENT_MIN,
|
|
|
+ WNI_CFG_HE_OPS_VHT_OPER_PRESENT_MAX,
|
|
|
+ WNI_CFG_HE_OPS_VHT_OPER_PRESENT_DEF},
|
|
|
+
|
|
|
+ {WNI_CFG_HE_OPS_MBSSID_AP,
|
|
|
+ CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE | CFG_CTL_INT,
|
|
|
+ WNI_CFG_HE_OPS_MBSSID_AP_MIN, WNI_CFG_HE_OPS_MBSSID_AP_MAX,
|
|
|
+ WNI_CFG_HE_OPS_MBSSID_AP_DEF},
|
|
|
+
|
|
|
+ {WNI_CFG_HE_OPS_TX_BSSID_IND,
|
|
|
+ CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE | CFG_CTL_INT,
|
|
|
+ WNI_CFG_HE_OPS_TX_BSSID_IND_MIN, WNI_CFG_HE_OPS_TX_BSSID_IND_MAX,
|
|
|
+ WNI_CFG_HE_OPS_TX_BSSID_IND_DEF},
|
|
|
+
|
|
|
+ {WNI_CFG_HE_OPS_BSS_COL_DISABLED,
|
|
|
+ CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE | CFG_CTL_INT,
|
|
|
+ WNI_CFG_HE_OPS_BSS_COL_DISABLED_MIN,
|
|
|
+ WNI_CFG_HE_OPS_BSS_COL_DISABLED_MAX,
|
|
|
+ WNI_CFG_HE_OPS_BSS_COL_DISABLED_DEF},
|
|
|
+
|
|
|
+ {WNI_CFG_HE_OPS_BASIC_MCS_NSS,
|
|
|
+ CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE | CFG_CTL_INT,
|
|
|
+ WNI_CFG_HE_OPS_BASIC_MCS_NSS_MIN, WNI_CFG_HE_OPS_BASIC_MCS_NSS_MAX,
|
|
|
+ WNI_CFG_HE_OPS_BASIC_MCS_NSS_DEF},
|
|
|
+
|
|
|
{WNI_CFG_PS_WOW_DATA_INACTIVITY_TIMEOUT,
|
|
|
CFG_CTL_VALID | CFG_CTL_RE | CFG_CTL_WE | CFG_CTL_INT,
|
|
|
WNI_CFG_PS_WOW_DATA_INACTIVITY_TIMEOUT_STAMIN,
|